基于FPGA的数字时钟设计毕业设计论文
《基于FPGA的数字时钟设计毕业设计论文》由会员分享,可在线阅读,更多相关《基于FPGA的数字时钟设计毕业设计论文(49页珍藏版)》请在毕设资料网上搜索。
1、 摘摘 要要 本设计为一个多功能的数字时钟,具有时、分、秒计数显示功能,以 24 小时循环 计数;具有校对功能。 本设计采用 EDA 技术,以硬件描述语言 Verilog HDL 为系统逻 辑描述语言设计文件,在 QUARTUSII 工具软件环境下,采用自顶向下的设计方法,由 各个基本模块共同构建了一个基于 FPGA 的数字钟。 系统由时钟模块、控制模块、计时模块、数据译码模块、显示以及组成。经编译和 仿真所设计的程序,在可编程逻辑器件上下载验证,本系统能够完成时、分、秒的分别 显示,按键进行校准,整点报时,闹钟功能。 关键词关键词:数字时钟,硬件描述语言,Verilog HDL,FPGA A
2、bstract The design for a multi-functional digital clock, with hours, minutes and seconds count display to a 24-hour cycle count; have proof functions function. The use of EDA design technology, hardware-description language VHDL description logic means for the system design documents, in QUAETUSII t
3、ools environment, a top-down design, by the various modules together build a FPGA-based digital clock. The main system make up of the clock module, control module, time module, data decoding module, display and broadcast module. After compiling the design and simulation procedures, the programmable
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 数字 时钟 设计 毕业设计 论文
