基于FPGA的LED数显时钟毕业设计
《基于FPGA的LED数显时钟毕业设计》由会员分享,可在线阅读,更多相关《基于FPGA的LED数显时钟毕业设计(62页珍藏版)》请在毕设资料网上搜索。
1、 本科毕业设计(论文)资料本科毕业设计(论文)资料 题题 目目 名名 称:称: 基于基于 FPGAFPGA 的的 LEDLED 数显时钟数显时钟 学学 院 (部) :院 (部) : 电气与信息工程学院电气与信息工程学院 专专 业:业: 自动化自动化 学学 生生 姓姓 名:名: 班班 级:级: 学号学号 指导教师姓名:指导教师姓名: 职称职称 最终最终评定成绩:评定成绩: 2014 届届 本科毕业设计(论文)资料本科毕业设计(论文)资料 第一部分第一部分 毕业论文毕业论文 I 摘 要 在对当前数字电子钟的开发手段进行了研究和对比后, 最终决定选用 EDA 技 术来实现这多功能的数字电子钟,并且以
2、 FPGA 芯片为核心,设计一个具有计时、 定闹、日历、测温等功能的单片机应用系统,以 VHDL 语言为系统逻辑描述手段 进行程序的编写,在 QuartusII 工具软件环境下,采用数字电路实现对时、分、 秒数字显示的计时装置仿真,使用震荡电路构成数字钟的秒信号来确保标准的 1HZ 时间信号准确稳定。由时基模块、计时模块、测温模块、显示及编译模块共 同构成了一个基于 FPGA 的数字电子时钟。这样设计的优点是:电路简单、时间 和温度精度高、编程容易、操作简单、性能可靠。 该数字电子钟可以应用于一般的工作和生活中,应用范围广,实用性强,还 可以通过改装, 增加新的功能、 提高性能, 给人们的工作
3、和生活带来更多的方便。 关键词:数字电子钟,EDA 技术,VHDL 语言 II ABSTRACT On the current development of digital electronic clock means on the basis of the comparison and research, finally decided to use single chip microcomputer technology to realize the multifunction digital electronic clock, and the FPGA chip as the core,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA LED 时钟 毕业设计
