欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于FPGA的LED数显时钟毕业设计

    • 资源ID:1414090       资源大小:2.58MB        全文页数:62页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    基于FPGA的LED数显时钟毕业设计

    1、 本科毕业设计(论文)资料本科毕业设计(论文)资料 题题 目目 名名 称:称: 基于基于 FPGAFPGA 的的 LEDLED 数显时钟数显时钟 学学 院 (部) :院 (部) : 电气与信息工程学院电气与信息工程学院 专专 业:业: 自动化自动化 学学 生生 姓姓 名:名: 班班 级:级: 学号学号 指导教师姓名:指导教师姓名: 职称职称 最终最终评定成绩:评定成绩: 2014 届届 本科毕业设计(论文)资料本科毕业设计(论文)资料 第一部分第一部分 毕业论文毕业论文 I 摘 要 在对当前数字电子钟的开发手段进行了研究和对比后, 最终决定选用 EDA 技 术来实现这多功能的数字电子钟,并且以

    2、 FPGA 芯片为核心,设计一个具有计时、 定闹、日历、测温等功能的单片机应用系统,以 VHDL 语言为系统逻辑描述手段 进行程序的编写,在 QuartusII 工具软件环境下,采用数字电路实现对时、分、 秒数字显示的计时装置仿真,使用震荡电路构成数字钟的秒信号来确保标准的 1HZ 时间信号准确稳定。由时基模块、计时模块、测温模块、显示及编译模块共 同构成了一个基于 FPGA 的数字电子时钟。这样设计的优点是:电路简单、时间 和温度精度高、编程容易、操作简单、性能可靠。 该数字电子钟可以应用于一般的工作和生活中,应用范围广,实用性强,还 可以通过改装, 增加新的功能、 提高性能, 给人们的工作

    3、和生活带来更多的方便。 关键词:数字电子钟,EDA 技术,VHDL 语言 II ABSTRACT On the current development of digital electronic clock means on the basis of the comparison and research, finally decided to use single chip microcomputer technology to realize the multifunction digital electronic clock, and the FPGA chip as the core,

    4、 to design a timing, set alarm, calendar, temperature, and other functions of single-chip microcomputer application system, with VHDL language as the system logic description means, write in QuartusII tools software environment, adopting digital circuit implementation, minutes and seconds for fashio

    5、n digital display timer, use a digital clock oscillation circuit to ensure a steady standard 1 hz time signal accurately. Module, timing module, display and tell the time by the clock module, the compiler module, temperature module together constitute a digital electronic clock based on FPGA. The ad

    6、vantage of this design is: simple circuit, time and temperature of high precision, easy programming, simple operation and reliable performance. The digital electronic clock can be used in the common work and life, wide application range, strong practicability, can also through the modified, adding new fe


    注意事项

    本文(基于FPGA的LED数显时钟毕业设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583