1、 本科毕业设计(论文)资料本科毕业设计(论文)资料 题题 目目 名名 称:称: 基于基于 FPGAFPGA 的的 LEDLED 数显时钟数显时钟 学学 院 (部) :院 (部) : 电气与信息工程学院电气与信息工程学院 专专 业:业: 自动化自动化 学学 生生 姓姓 名:名: 班班 级:级: 学号学号 指导教师姓名:指导教师姓名: 职称职称 最终最终评定成绩:评定成绩: 2014 届届 本科毕业设计(论文)资料本科毕业设计(论文)资料 第一部分第一部分 毕业论文毕业论文 I 摘 要 在对当前数字电子钟的开发手段进行了研究和对比后, 最终决定选用 EDA 技 术来实现这多功能的数字电子钟,并且以
2、 FPGA 芯片为核心,设计一个具有计时、 定闹、日历、测温等功能的单片机应用系统,以 VHDL 语言为系统逻辑描述手段 进行程序的编写,在 QuartusII 工具软件环境下,采用数字电路实现对时、分、 秒数字显示的计时装置仿真,使用震荡电路构成数字钟的秒信号来确保标准的 1HZ 时间信号准确稳定。由时基模块、计时模块、测温模块、显示及编译模块共 同构成了一个基于 FPGA 的数字电子时钟。这样设计的优点是:电路简单、时间 和温度精度高、编程容易、操作简单、性能可靠。 该数字电子钟可以应用于一般的工作和生活中,应用范围广,实用性强,还 可以通过改装, 增加新的功能、 提高性能, 给人们的工作
3、和生活带来更多的方便。 关键词:数字电子钟,EDA 技术,VHDL 语言 II ABSTRACT On the current development of digital electronic clock means on the basis of the comparison and research, finally decided to use single chip microcomputer technology to realize the multifunction digital electronic clock, and the FPGA chip as the core,
4、 to design a timing, set alarm, calendar, temperature, and other functions of single-chip microcomputer application system, with VHDL language as the system logic description means, write in QuartusII tools software environment, adopting digital circuit implementation, minutes and seconds for fashio
5、n digital display timer, use a digital clock oscillation circuit to ensure a steady standard 1 hz time signal accurately. Module, timing module, display and tell the time by the clock module, the compiler module, temperature module together constitute a digital electronic clock based on FPGA. The ad
6、vantage of this design is: simple circuit, time and temperature of high precision, easy programming, simple operation and reliable performance. The digital electronic clock can be used in the common work and life, wide application range, strong practicability, can also through the modified, adding new fe