电子技术课程设计--数字时钟
《电子技术课程设计--数字时钟》由会员分享,可在线阅读,更多相关《电子技术课程设计--数字时钟(16页珍藏版)》请在毕设资料网上搜索。
1、 1 数数 字字 电电 子子 钟钟 设设 计计 2 目目 录录 一、目 录 2 二、 前言 3 内容摘要 . 3 设计要求 . 3 三、 方案设计 4 四、分工 五、 硬件设计及仿真 5 1 振荡器的设计 . 5 2 分频器的设计 . 7 3 时间计数器的设计 8 3.1 六十进制计数器 . 8 3.2 二十四进制计数器 . 9 4 译码器与显示器的设计 .10 5 校时电路 . 11 六、电路的总体设计 12 七、部分芯片介绍 13 部分芯片功能介绍 .13 1 74LS90N .13 2 555 14 八、 总结 16 3 前言前言 内容内容摘要摘要 数字钟是一个将“ 时”,“分”,“秒”
2、显示于人的视觉器官的计时装 置。它的计时周期为 24 小时,显示满刻度为 23 时 59分 59 秒。一个 基本的数字钟电路主要由秒信号发生器、“时、分、秒、”计数器、译 码器及显示器组成。由于采用纯数字硬件设计制作, 与传统的机械表 相比,它具有走时准,显示直观,无机械传动装置等特点。 本设计中的数字时钟采用数字电路实现对“时” 、 “分” 、 “秒” 的显示和调整。 通过采用各种集成数字芯片搭建电路来实现相应的功 能。具体用到了 555 震荡器,74LS90 及与非,异或等门集成芯片等。 该电路具有计时和校时的功能。 在对整个模块进行分析和画出总体电路图后, 对各模块进行仿真 并记录仿真所
3、观察到的结果。 实验证明该设计电路基本上能够符合设计要求。 设计要求设计要求 (1) 时钟的“时”要求用两位显示并用二十四小时制显示; (2) 时钟的“分” 、 “秒”要求各用两位显示; (3) 整个系统要有校时部分(可以手动,也可以自动) ,校时时不 能产生进位。 4 三、三、方案设计方案设计 时显示器分显示器秒显示器 时译码器分译码器秒译码器 时计数器分计数器秒计数器 校时电路 振荡器分频器 图1-1数字钟电路的系统框图 基本时钟电路 由上图可以看出,振荡器产生的信号经过分频器作为产生秒脉 冲,秒脉冲送入计数器,计数结果经过“时” 、 “分” 、 “秒” ,译码器, 显示器显示时间。其中振
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 课程设计 数字 时钟
