FIR数字滤波器的设计开题报告
《FIR数字滤波器的设计开题报告》由会员分享,可在线阅读,更多相关《FIR数字滤波器的设计开题报告(4页珍藏版)》请在毕设资料网上搜索。
1、 毕业设计(论文)开题报告 题 目 FIR 数字滤波器的设计 作者姓名 学号 所学专业 一、设计的要求、意义,同类策划工作国内外现状、存在问题 项目来源与设计要求:项目来源与设计要求: . 项目来源: 随着音频信号处理的发展以及各种家用音频处理器的诞生,人们对音质和处理速度 的要求越变越高。 而人耳能听到的声音频率范围为 20 Hz-20 000 Hz 。 语音信号频率最高 为 3 400Hz,大多数的语音信号频率都在低频区,如果语音信号中有高频噪声,播放此音 频文件可以听到正常的语音中夹杂有刺耳的鸣叫声。本设计就是针对音频设备的滤波问 题,提出了基于 FPGA 的 FIR 数字滤波器的设计与
2、实现。 设计要求: 设计一个可以消除语音信号中高频噪声的 FIR 低通滤波器,它的性能指标如下: 1)信号的采样频率 FS :22050HZ; 2)通带边界频率 Pf :3859Hz; 3)阻带边界频率 Sf :6615Hz; 4)阻带衰减不小于-50dB。 同类设计工作国内外现状、存在的问题:同类设计工作国内外现状、存在的问题: 在国内外的研究中,设计 FIR 滤波器所涉及的乘法运算方式有:并行乘法、位串行 乘法和采用分布式算法的乘法。 并行乘法虽然速度快,同时占用的硬件资源极大。如果滤波器的阶数增加,乘法器 位数也将变大,硬件规模将变得十分庞大。 位串行乘法器的实现方法主要是通过对乘法运算
3、进行分解,用加法器来完成乘法的 功能,也即无乘法操作的乘法器。但由于一个8*8位的乘法器输出为16位,为了得到正确 的16位结果,串行输入的二进制补码数要进行符号位扩展,即将串行输入的8位二进制补 码数前补8个0(对正数)或8个1(对负数)后才输入乘法器。如果每一位的运算需要一个时 钟周期的话,这个乘法器需要16个时钟周期才能计算出正确结果,这就意味着此类乘法 器要完全计算出结果的延迟必将会很大。所以位串行乘法器虽然使得乘法器的硬件规模 达到了最省,但是由于是串行运算,使得它的运算周期过长,速度与规模折衷考虑时不 是最优的。 分布式算法(Distributed Arithmetic,DA)的主
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FIR 数字滤波器 设计 开题 报告
