SOPC技术课程设计---基于SOPC技术实现数字闹钟
《SOPC技术课程设计---基于SOPC技术实现数字闹钟》由会员分享,可在线阅读,更多相关《SOPC技术课程设计---基于SOPC技术实现数字闹钟(15页珍藏版)》请在毕设资料网上搜索。
1、基于基于 SOPC 技术实现数字闹钟技术实现数字闹钟 一、课题简介一、课题简介 SOPC 技术是美国 Altrea 公司于 2000 年最早提出的, 并同时推出了相应的开发软件 Quartus II。 SOPC 是基于 FPGA 解决方案的 SOC, 与 ASIC 的 SOC 解决方案相比, SOPC 系统及其开发技术具 有更多的特色, 构成 SOPC 的方案有多种途径, 我们主要用到的是: 基于 FPGA 嵌入 IP 硬核的 SOPC 系统 1基于基于 FPGA 嵌入嵌入 IP 硬核的硬核的 SOPC 系统系统 即在 FPGA 中预先植入嵌入式系统处理器。目前最为常用的嵌入式系统大多采用了含
2、有 ARM 的 32 位知识产权处理器核的器件。尽管由这些器件构成的嵌入式系统有很强的功能,但为了使系 统更为灵活完备,功能更为强大,对更多任务的完成具有更好的适应性,通常必须为此处理器配置 许多接口器件才能构成一个完整的应用系统。如除配置常规的 SRAM、DRAM、Flash 外,还必须 配置网络通信接口、串行通信接口、USB 接口、VGA 接口、PS/2 接口或其他专用接口等。这样会 增加整个系统的体积、功耗,而降低系统的可靠性。但是如果将 ARM 或其他知识产权核,以硬核 方式植入 FPGA 中,利用 FPGA 中的可编程逻辑资源和 IP 软核,直接利用 FPGA 中的逻辑宏单元 来构成
3、该嵌入式系统处理器的接口功能模块,就能很好地解决这些问题。 2基于基于 FPGA 嵌入嵌入 IP 软核的软核的 SOPC 系统系统 这种 SOPC 系统是指在 FPGA 中植入软核处理器,如:NIOS II 核等。用户可以根据设计的要求,利 用相应的 EDA 工具,对 NIOS II 及其外围设备进行构建,使该嵌入式系统在硬件结构、功能特点、资 源占用等方面全面满足用户系统设计的要求。 二、数字闹钟的工作原理及设计过程二、数字闹钟的工作原理及设计过程 1 1、工作原理、工作原理 数字闹钟组成结构数字闹钟组成结构 数字闹钟一般由振荡器、分频器、计数器、译码器、显示器及部分扩展电路等组成。 1.1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- SOPC 技术 课程设计 基于 实现 数字 闹钟
