EDA技术及应用课程设计-- 基于Verilog语言的调频输出器设计
《EDA技术及应用课程设计-- 基于Verilog语言的调频输出器设计》由会员分享,可在线阅读,更多相关《EDA技术及应用课程设计-- 基于Verilog语言的调频输出器设计(13页珍藏版)》请在毕设资料网上搜索。
1、 EDAEDA 技术及应用技术及应用 设计报告设计报告 名名 称:称: 基于基于 VerilogVerilog 语言的调频输出器设计语言的调频输出器设计 专业名称:专业名称: 电气工程及其自动化电气工程及其自动化 班班 级:级: 1111 级电气工程及其自动化(级电气工程及其自动化(1 1)班)班 任务书任务书 设计题目: 基于 Verilog 语言的调频输出器设计 1主要内容 1)设计一个 6 位频率计,输出为 100KHz 的固定任意波形。测量结果用 6 个数码 管显示,基准时钟频率为 50MHz; 2)精度要求达到 100KHZ+500KHZ,只显示测量结果。 3) 频率计只设一个复位键
2、, 按下该键 (reset=0) 系统复位, 释放该键 (reset=1) 系统工作,测量并显示结果; 4)用 Verilog HDL 实现上述要求的频率计。 2基本要求 设计报告:不少于 5000 字,幅面,统一复印封面。 封面、设计任务书 目录 1)系统设计原理说明及实现方案论证;(综述、任务详解及设计思路等) 2)系统硬件设计; 3)系统软件设计; 4)系统调试; (调试步骤、方法及调试过程中的问题及如何解决等) 5)结果分析及展望; (最后的结果成功点和不足之处、总结及改进等) 附录-参考文献 3进度安排 设计各阶段名称 起 止 日 期 1 查阅 DDS 原理相关资料 2014.9.1
3、5 - 2014.9.16 2 讲解 DDS 原理,verilog 程序语言等 2014.9.17 - 2014.9.18 3 锁存器原理与数码显示程序的讲解 2014.9.19 - 2014.9.22 4 硬件与软件设计,程序调试,撰写报告 2014.9.23 - 2014.9.24 5 完善报告,答辩 2014.9.25 - 2014.9.26 4、设计考核办法与成绩评定 根据过程、报告、答辩等确定设计成绩,成绩按得分 0100 分,可分为优、良、中、 及格、不及格五等。 评定项目 基本内涵 分值 设计考勤 考勤、自行设计、按进度完成任务等情况 10 设计调试 软硬件调试过程及完成情况 5
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA技术及应用课程设计- 基于Verilog语言的调频输出器设计 EDA 技术 应用 课程设计 基于 Verilog 语言 调频 输出 设计
