数字电路课程设计--数字闹钟计时器
《数字电路课程设计--数字闹钟计时器》由会员分享,可在线阅读,更多相关《数字电路课程设计--数字闹钟计时器(9页珍藏版)》请在毕设资料网上搜索。
1、数字闹钟计时器 一 实验目的 1 通过这个实验进一步了解掌握各种功能芯片的功能,并 能够在电路系统中正确应用。 2 强化巩固专业课课程内容,学会对电路的系统分析。 3 初步了解基础的电路设计思路和方法,锻炼自己的动手 能力,巩固电子焊接技术。 二 实验原理 1.显示译码器 74LS248(74LS48)是 BCD 码到七段码的显示译码器,它 可以直接驱动共阴极数码管。它的引脚图及功能如下: (a) 要求输入数字 015 时“灭灯输入端”BI 必须开路或 保持高电平,如果不要灭十进制的 0,则“动态灭灯 输入”RBI 必须开路或者为高电平。 (b) 当灭灯输入端 BI 接低电平时,不管其他输入端
2、为何 种电平,所有各端输出均为低电平。 (c) BI/RBO 是线与关系, 既是 “灭灯输入端” BI 又是 “动 态灭灯输出端”RBO。 2.数码显示器 LC5011-11 就是一种共阴极数码显示器,它的管脚图如图 1, X 为共阴极,DP 为小数点。其内部是八段发光二极管的负极 连在一起的电路。当在 a.b.c.d.e.f.g.DP 加上正向电压时,各段 二极管就会被点亮,例如,利用 74LS48 和数码管组合成的显 示译码电路。 U1 A B C D E F G CK U2 74LS48D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 1
3、2 OG 14 LT 3 RBI 5 BI/RBO 4 ABCD 四个引脚接上一级输出 LT,RBO/BI,RBI 接高电平,或悬空。 3,十进制集成计数电路 74LS90 74LS90 时异步二- 五- 十进制 计数器。其管 脚图如图 U1 74LS90D QA 12 QB 9 QD 11 QC 8 INB 1 R91 6 R92 7 R01 2 INA 14 R02 3 GND 10 VCC 5 它的内部由两个计数电路组成,一个为二 进制, 计数电路, 计数脉冲输入端为 CP1,输出端为 QA QB QC QD.这两个计数器可独立使用, 当 QA 连到 CP2 时, 可构成十 进制计数器。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 课程设计 数字 闹钟 计时器
