数电课程设计---数字钟
《数电课程设计---数字钟》由会员分享,可在线阅读,更多相关《数电课程设计---数字钟(18页珍藏版)》请在毕设资料网上搜索。
1、 1 目录目录 题目.1 1. 设计目的.3 2. 设计方案.3 3. 设计原理及其框图.3 3.1 数字钟的构成3-5 3.2 数字钟的工作原理5-6 3.3 时间计数单元6-7 3.4 译码驱动及显示单元.7 3.5 校时电源电路7 3.6 整点报时电路7-8 4. 元器件8 4.1 实验中所需的器材.8 4.2 芯片内部结构图及引脚图.9-10 4.3 面包板内部结构图11 5.功能块电路图.11-9 6.总结.11 2 一一、设计目的、设计目的 1. 熟悉集成电路的引脚安排。 2. 掌握各芯片的逻辑功能及使用方法。 3. 了解面包板结构及其接线方法。 4. 了解数字钟的组成及工作原理。
2、 5. 熟悉数字钟的设计与制作。 二、设计二、设计方案方案 1设计指标 时间以 24 小时为一个周期; 显示时、分、秒; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前 5 秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 2设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择; 电路仿真与调试; 3编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 三、设计原理及其框图三、设计原理及其框图 1数字钟的构成 数字钟是一个将“ 时” , “分” , “秒”显示于人的视觉器官的计时装置
3、。它的计 时周期为 24 小时,显示满刻度为 23 时 59 分 59 秒,另外应有校时功能和一些显 示星期、报时、停电查看时间等附加功能。因此,一个基本的数字钟电路主要由 译码显示器、 “时” , “分” , “秒” , “星期”计数器、校时电路、报时电路和振荡 器组成。数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计 数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校 时电路,同时标准的 1HZ 时间信号必须做到准确稳定。通常使用石英晶体振荡 器电路构成数字钟。 3 图 3-1 所示为数字钟的一般构成框图 晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的 32768z 的方波信号,可保 证数字钟的走时准确及稳定。 不管是指针式的电子钟还是数字显示的电子钟都使 用了晶体振荡器电路。 分频器电路 分频器电路将 32768z的高频方波信号经 32768()次分频后得到 1Hz的方 波信号供秒计数器进行计数。分频器实际上也就是计数器。 时间计数器电路 时间计数电路由秒个位和
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 课程设计 数字
