EDA课程设计---基于FPGA的数字钟设计
《EDA课程设计---基于FPGA的数字钟设计》由会员分享,可在线阅读,更多相关《EDA课程设计---基于FPGA的数字钟设计(17页珍藏版)》请在毕设资料网上搜索。
1、EDAEDA 技术应用技术应用 课程设计报告课程设计报告 基于 FPGA 的数字钟设计 专专 业:业: 通信工程通信工程 班班 级:级: 姓姓 名:名: 指导教师:指导教师: 2012.1.6 1 目录目录 1 1设计任务及要求设计任务及要求 2 1.11.1 设计任务设计任务 2 1.21.2 设计要求设计要求 2 2.设计方案以及流程设计方案以及流程 . 2 2.1 设计原理图设计原理图 2 2.2 工程流程图工程流程图 . 3 3.程序设计程序设计 . 3 3.1 秒钟模块秒钟模块 3 3.2 分钟模块分钟模块 . 5 3.3 时钟模块时钟模块 . 6 3.4 分频模块分频模块 . 7
2、3.5 数码管控制模块数码管控制模块 9 3.6 七段译码显示模块七段译码显示模块 11 3.7 顶层模块顶层模块 . 12 4.4.硬件测试硬件测试 . 14 4.14.1 管脚的分配管脚的分配. 14 4.24.2 调试调试 15 4.3 实验现象实验现象 . 15 5.5.总结总结 15 6.6.老师点评老师点评 . 16 参考书目参考书目. 17 2 基于基于 FPGAFPGA 的数字钟的设计的数字钟的设计 1 1设计任设计任务及要求务及要求 1.1 设计任务 设计并实现具有一定功能的数字钟。包括清零、置数、计数、报时等 功能。 (1) 具有时、分、秒计数显示功能,且以 24 小时循环
3、计时。 (2) 具有清零的功能,且能够对计时系统的小时、分钟进行调整。 (3) 具有整点报时功能。 1.2 设计要求 (1) 采用 VHDL 语言编写程序,并在 QuartusII 工具平台中进行开发, 下载到 EDA 实验箱进行验证。 (2) 编写设计报告,要求包括方案选择、程序清单、调试过程、测试结 果及心得体会。 2.设计方案以及流程设计方案以及流程 本设计由振荡器、分频器、计数器、译码器显示器和校时电路组成。振荡器 提供稳定的 6M 脉冲信号,作为数字钟的时钟,然后经过分频器分频后输出标准 1HZ 脉冲。中间变量计数十次后,生成秒信号,秒计数器满 60 后向分计数器进 位,分计数器满
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 课程设计 基于 FPGA 数字 设计
