毕业设计---MCS-51 CPU核的设计与仿真
《毕业设计---MCS-51 CPU核的设计与仿真》由会员分享,可在线阅读,更多相关《毕业设计---MCS-51 CPU核的设计与仿真(33页珍藏版)》请在毕设资料网上搜索。
1、- 1 - 摘 要 MCS-51 单片机是在一块芯片中集成了 CPU、RAM、ROM、定时器/计数器和多功 能 I/O 等一台计算机所需要的基本功能部件,是业界广泛使用的单片机系列。基于 FPGA 平台的 8051 单片机 CPU 核与传统 MCS-51 单片机完全兼容,但速度约为传统单 片机的 20 倍,且在 FPGA 内可轻松的集成许多高性能系统功能,这将使系统的设计 效率和系统性能获得极大的提高,这也是现代电子设计技术的发展方向。 本课题用硬 件描述语言设计 MCS-51 CPU 核,从 CPU 的总体结构到局部功能的实现采用了自顶向 下的设计方法和模块化的设计思想,利用 FPGA,设计
2、实现了八位 CPU 核。本设计的 CPU 兼容 51 指令,在时钟频率和指令的执行效率指标上均优于传统的 MCS-51CPU。本 设计以硬件描述语言代码形式存在,可与任何综合库、工艺库以及 FPGA 结合开发出 用户需要的固核和硬核,可读性好,易于扩展使用,易于升级,比较有实用价值。本 设计通过 FPGA 验证。 关键字:Verilog HDL; CPU; FPGA - 2 - ABSTRACT MCS-51 MCU is a single chip integrated CPU, RAM, ROM, timer / counters and multi-function I / O such
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计-MCS-51 CPU核的设计与仿真 毕业设计 MCS 51 CPU 设计 仿真
