EDA课程设计----一位全加器的设计
《EDA课程设计----一位全加器的设计》由会员分享,可在线阅读,更多相关《EDA课程设计----一位全加器的设计(12页珍藏版)》请在毕设资料网上搜索。
1、 EDAEDA 课程设计课程设计 一位全加器的一位全加器的设计设计 The design of one bit full adder 学校: 学院:电子与信息工程学院 班级: 姓名: 学号: 指导老师: 成绩: 摘要:摘要: 本设计主要是利用VHDL语言设计一个一位全加器,它由半加器 和或门两个模块组成。两个模块通过顶层元件例化连接到一起。 几个模块组成的整体能够实现全加器的功能,对所给数据,能够 准确快速地计算出其结果. 具体的该设计利用 VHDL 语言使用文本输入,新建工程,通过 设计输入、编译、仿真完成各种模块设计,然后生成元器件,再根据 元件例化完成各部分的整合,从而形成一个完整的全加
2、器,功能上很 好地被满足。 关键字:关键字:全加器 元件例化 Abstract: This design primarily uses VHDL language to design the one bit full adder, which is composed of two half adder and a OR gate. The two modules are connected by top Component instance. Finally, the whole of several parts achieve the function of full adder. For
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 课程设计 一位 全加器 设计
