毕业设计-CMOS运算放大器版图设计
《毕业设计-CMOS运算放大器版图设计》由会员分享,可在线阅读,更多相关《毕业设计-CMOS运算放大器版图设计(49页珍藏版)》请在毕设资料网上搜索。
1、 摘 要 集成电路掩膜版图设计是实现电路制造所必不可少的设计环节,它不仅关系到 集成电路的功能是否正确, 而且也会极大程度地影响集成电路的性能、 成本与功耗。 本文依据基本 CMOS 集成运算放大电路的设计指标及电路特点,绘制了基本电 路图,通过 Spectre 进行仿真分析,得出性能指标与格元器件参数之间的关系,据 此设计出各元件的版图几何尺寸以及工艺参数,建立出从性能指标到版图设计的优 化路径。运算放大器的版图设计,是模拟集成电路版图设计的典型,利用 Spectre 对设计初稿加以模拟,然后对不符合设计目标的参数加以修改,重复这一过程,最 终得到优化设计方案。最后根据参数尺寸等完成了放大器
2、的版图设计以及版图的 DRC、LVS 验证。 关键词:集成电路,运算放大器,版图设计,仿真 ABSTRACT Integrated circuit layout design is an essential design part to realize circuit mask manufacturing, it is not only related to the integrated circuit to function correctly, but also can greatly affect the performance of the integrated circuit, th
3、e cost and the power consumption.Based on the basic CMOS integrated operational amplifier circuit characteristic and design target, we have rendered the basic circuit diagram, and simulation by Spectre, the simulated results are derived parameters and their relationship between determining factors,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计 CMOS 运算放大器 版图 设计
