EDA实现多功能数字钟课程设计
《EDA实现多功能数字钟课程设计》由会员分享,可在线阅读,更多相关《EDA实现多功能数字钟课程设计(23页珍藏版)》请在毕设资料网上搜索。
1、 数字电子技术课程设计报告数字电子技术课程设计报告 EDAEDA 实现多功能数字钟实现多功能数字钟 专业班级: 姓 名: 学 号: 指导教师: 设计日期: 目录目录 一、实验任务一、实验任务 1 二、关键词二、关键词 1 三、内容摘要三、内容摘要 . 1 四、数字钟电路系统组成框图四、数字钟电路系统组成框图. 2 五、各个功能模块的实现五、各个功能模块的实现 3 (1)(1)小时计时小时计时 3 (2)(2)分钟计时分钟计时 3 (3)(3)秒钟计时秒钟计时 4 (4)(4)校时校分校时校分 5 (5)(5)整点报时整点报时 6 (6)(6)时段控制时段控制 6 六、数字钟的顶层文件六、数字钟
2、的顶层文件 . 7 七、下载七、下载 . 8 (1)添加译码模块后的原理图添加译码模块后的原理图 . 8 (2)选用芯片选用芯片 8 (3)分配引脚号分配引脚号 9 (4)器件下载器件下载 9 (5)效果显示效果显示 9 八、遇到的问题及解决办法八、遇到的问题及解决办法 12 九九、课程设计中设计项目完成最终结论、课程设计中设计项目完成最终结论 .13 十十、结束语、结束语 .13 十一、十一、附录附录 .14 一、实验任务:一、实验任务: 用 FPGA 器件和 EDA 技术实现多功能数字钟的设计 已知条件:1、Quartus 软件 2、FPGA 实验开发装置 基本功能:1、以数字形式显示时、
3、分、秒的时间; 2、小时计数器为 24 进制; 3、分、秒计数器为 60 进制。 拓展功能:1、校时、校分(有两个使能端构成,分别为校时、校分功能,同 时按无效) 2、仿电台报时(每个小时的 59 分 51、53、55、57、59 分别以四 长声一短声进行报时) 3、时段控制(让信号显示灯在晚上 19 点至早上 5 点灭。之后亮) 二、关键词二、关键词 小时、分钟计时模块、顶层文件、整点报时、时段控制、下载模块 三、内容摘要三、内容摘要 1、 设计要求: (1)小时计数器为8421BCD码24制; 分和秒计数器为8421BCD 码 60 进制计数器;(2)拓展功能:校正“时”和“分” ;整点报
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 实现 多功能 数字 课程设计
