VHDL课程设计---多功能数字钟
《VHDL课程设计---多功能数字钟》由会员分享,可在线阅读,更多相关《VHDL课程设计---多功能数字钟(19页珍藏版)》请在毕设资料网上搜索。
1、 多多 功功 能能 电电 子子 时时 钟钟 报报 告告 题目:多功能数字钟 - - 1 - 一、实验目的一、实验目的 1.学习数字系统设计的自顶向下设计法及控制器的设计。 2.加深利用 EDA 技术实现数字系统的体会。 二、实验仪器及器件二、实验仪器及器件 1.EDA 开发软件(Quartus7.2) (1 套) 2.电脑(1 台) 3.实验板(1 个) 三、实验要求及设计方案三、实验要求及设计方案 1.设计一个具有 24 进制计时、 显示、 整点报时、时间设置和闹 钟功能的数字钟,要求时钟的最小分辨率时间为 1s。 2.数字钟的设计方案如下: 系统输入系统输入:mode 为计时显示和闹钟定时
2、显示转换输入;set 为 校时和定时设置的时、分、秒转换输入;k 为校时的时、分、秒手动 加 1 输入;4*4 矩阵键盘为闹钟设置调节闹钟的时、分、秒、时钟的 清零以及暂停;clk40M 为板载时钟信号;reset 为系统复位信号。输 入信号均由按键和 4*4 矩阵键盘产生。 系统输出:系统输出:七段数码管显示输出;蜂鸣器(bell)声音信号输 出(用 LED 灯代替)。 3.多功能数字钟系统功能的具体描述如下: 计时:计时:正常工作状态下,每日按 24 小时计时制计时并显示,蜂 鸣器逢整点报时。 校时:校时:在计时显示状态下,按下“set 键” ,进入“小时”校时 状态, 再次按下 “set
3、 键” , 进入 “分” 校时状态, 继续按下 “set 键” , 进入“秒”校时状态,第四次按下“set 键”又回复到正常计时显示 状态。 1) “小时”校时状态:进入“小时”校时状态后,显示“小时” 的数码管闪烁,每按动“k” 键一次, “小时”+1,若不按动“k”键 则小时数不变,一直按下“k” 键则小时数以 4Hz 的频率递增计数。 2) “分”校时状态:进入“分”校时状态后,显示“分”的数 码管闪烁,每按动“k” 键一次, “分”+1,若不按动“k”键则分数 不变,一直按下“k” 键则分数以 4Hz 的频率递增计数。 3) “秒”校时状态:进入“秒”校时状态后,显示“秒”的数 码管闪
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VHDL 课程设计 多功能 数字
