电子数字时钟课程设计报告
《电子数字时钟课程设计报告》由会员分享,可在线阅读,更多相关《电子数字时钟课程设计报告(7页珍藏版)》请在毕设资料网上搜索。
1、数字数字时时钟的设计钟的设计 一一. 设计目的设计目的 钟表的数字化给人们生产生活带来了极大的方便, 数字钟是一种用数字电路 技术实现时、 分、 秒计时的装置, 与机械式时钟相比具有更高的准确性和直观性, 且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理 上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计数字钟就是为了了解数字钟的原理,从而学会制作数字 钟。 而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路 的作用及实用方法。且由于数字钟包括组合逻辑电路和时叙电路。通过它可以进 一步学习与掌握各种组合逻辑电路与时序电路的原理
2、与使用方法。 二二设计指标设计指标 1. 时间以 24 小时为一个周期; 2. 显示时、分、秒; 3. 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 4. 具备整点报时功能,在 59 分 51 秒、53 秒、55 秒、57 秒输出 750Hz音频 信号,在 59 分 59 秒是输出 1000Hz信号,音响持续 1 秒。 三三. 功能原理功能原理 1. 数字钟的基本原理数字钟的基本原理 数字电子钟由信号发生器、 “时、分、秒”计数器、LED 数码管、校时电路、 整点报时电路等组成。工作原理为时钟源用以产生稳定的脉冲信号,作为数字种 的时间基准,震荡频率为 1HZ,为标准秒脉冲
3、。将标准秒脉冲信号送入“秒计数 器” ,该计数器采用 60 进制计数器,每累计 60 秒发出一个“分脉冲”信号,该 2 信号将作为“分计数器”的时钟脉冲。 “分计数器”也采用 60 进制计数器,每累 计 60 分,发出一个“时脉冲”信号,该信号将被送到“时计数器” 。 “时计数器” 采用 24 进制计数器,可以实现 24 小时的累计。LED 数码管将“时、分、秒”计 数器的输出状态显示。校时电路是来对“时、分、秒”显示数字进行校对调整。 2. 原理框图原理框图 四四. 功能模块功能模块 1. 振荡电路振荡电路 在实验发现用晶体振荡电路不能产生 4Mhz,所以我们选择了用信号发生器代替 晶体振荡
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子 数字 时钟 课程设计 报告
