数字频率计课程设计实习报告
《数字频率计课程设计实习报告》由会员分享,可在线阅读,更多相关《数字频率计课程设计实习报告(19页珍藏版)》请在毕设资料网上搜索。
1、 1 数字频率计数字频率计 设计报告书设计报告书 一、设计要求一、设计要求 设计一个 4 位十进制数字式频率计,最大测量范围为 10MHz。量程分 10kHz、100kHz、 1MHz 和 10MHz 四档(最大读数分别为 9999kHz、9999kHz、999.9kHz、9999.kHz). 量程自动转换规则如下: (1) 当读数大于 9999 时,频率计处于超量程状态,此时显示器发出溢出指示,下一次测量 时,量程自动增大一档,小数点位置随量程变更自动移位。 (2) 可用手动方式使量程在每次测量开始时处于最低档。 显示方式如下: (3) 采用记忆显示方式,即计数过程中不显示数据,待计数过程结
2、束以后,显示计数结果, 将此显示结果保持到下一次计数结束。显示时间应不小于 1s。 (4) 送入信号应是符合 CMOS 电路要求的脉冲波,对于小信号模拟信号应有放大整形电路。 二、方案设计二、方案设计 整体思路 所谓频率就是周期性信号在单位时间 (1s)内变化的次数。若在一定时间间隔 T 内测得 周期性信号的重复变化次数为 N ,则频率可表示为 f =N /T (Hz)。被测信号 fx 经放大整形 电路变成计数电路所要求的脉冲信号,其频率与被测信号 fx 的频率相同。 基准电路提供标准 时间基准信号 clk,其高电平持续时间 t 1 = 1 s,当 1 s 信号来到时 ,闸门电路开通 ,被测
3、脉冲信号通过闸门电路,成为计数电路的计数脉冲 CP,计数电路开始计数,直到 ls 信号结 束时闸门电路关闭 ,停止计数。若在闸门时间 1 s 内计数电路计得的脉冲个数为 N ,则被 2 测信号频率 f =NHz。控制电路的作用有两个:一是产生锁存脉冲 CLK,使显示电路上的数字 稳定;二是产生清“0”脉冲,使计数电路每次测量从零开始计数。 时钟信号的选择 设计电路中时钟信号采用 12M 有源晶振产生,下面是 12M 有源晶振引脚图: 整形电路的选择 整形电路中可以用运算放大器 LM311 组成电压选择器实现,以下是关于此芯片的资料: 引脚功能: GROUND/GND 接地 INPUT + 正向
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字频率计 课程设计 实习 报告
