计算机毕业论文控制器实验报告
《计算机毕业论文控制器实验报告》由会员分享,可在线阅读,更多相关《计算机毕业论文控制器实验报告(51页珍藏版)》请在毕设资料网上搜索。
1、 计算机学科实验基地计算机学科实验基地 实验报告实验报告 实验类型:必修实验类型:必修 选修选修 实验日期:实验日期:0606 年年 06 06 月月 2828 日日 实验名称:实验名称:组合逻辑控制器逻辑设计 实验地点:实验地点:实验基地 学生姓名:学生姓名: 指导教师:指导教师: 班班 级:级: 评阅教师:评阅教师: 同组学生:同组学生: 计算机科学与工程学院制计算机科学与工程学院制 评分:评分: 学分:学分: 实验报告内容:实验报告内容: 一、实验目的 理解组合逻辑控制器的结构及功能,理解微命令信号和时序信号的产生,并学会 如何采用 VHDL 语言对硬件逻辑进行描述并下载到 FPGA 芯
2、片中, 从而设计完成一个具有组 合逻辑控制器功能的芯片。 二、实验方案与计划(对硬件和项目设计) 模块结构和功能设计 顶层模块的功能描述: 根据现行指令、 控制台命令、 时序系统等产生模型机所需微命令; 控制整个 CPU 的运行。 输入:RST /*复位信号 CLK /*系统时钟; IR_CODE /*指令输入(16 位); 输出:READ_COM /*读存储器; WRITE_COM /*写存储器; CPR0_P /*寄存器 R0 的打入脉冲 CPR1_P /*寄存器 R1 的打入脉冲 CPR2_P /*寄存器 R2 的打入脉冲 CPR3_P /*寄存器 R3 的打入脉冲 CPC_P /*寄存
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 毕业论文 控制器 实验 报告
