EDA综合课程设计-数字秒表
《EDA综合课程设计-数字秒表》由会员分享,可在线阅读,更多相关《EDA综合课程设计-数字秒表(13页珍藏版)》请在毕设资料网上搜索。
1、 EDA 技术综合设计 课程设计报告 报告题目: 数字秒表 作者所在系部: 电子工程系 作者所在专业: 电子信息工程 作者所在班级: 作 者 姓 名 : 指导教师姓名: 完 成 时 间 : 2012.12.13 内内 容容 摘摘 要要 近几年 EDA 技术发展十分迅速, 在未来的三至五年 EDA 技术会像单片机一样成为社会的主流。 应用 VHDL 语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我们尝 试利用 VHDL 为开发工具设计数字秒表。 秒表的逻辑结构较简单,它主要由十进制分频器、计数器、六进制计数器、数据选择器、和显示译 码器等组成。在整个秒表中最关键
2、的是如何获得一个精确的 100HZ 计时脉冲,除此之外,整个秒表还需 有一个启动信号和一个清零信号,以便秒表能随意停止及启动。 秒表有共有 6 个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有 6 个计数 器与之相对应,6 个计数器的输出全都为 BCD 码输出,这样便与同显示译码器连接。 关键词: VHDL,数字秒表,QuartusII,时序仿真图。 目 录 一、实验目的 1 二、硬件要求 1 三、方案论证 1 四、模块说明 1 分频器 1 六进制计数器 2 十进制计数器 3 控制选择器 4 译码器 5 蜂鸣器模块 6 五、整体连接图 7 六、实验步骤 8 七、实验结果
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 综合 课程设计 数字 秒表
