EDA课程设计---数字时钟(闹钟)
《EDA课程设计---数字时钟(闹钟)》由会员分享,可在线阅读,更多相关《EDA课程设计---数字时钟(闹钟)(17页珍藏版)》请在毕设资料网上搜索。
1、 共 16 页 第 1 页 课课 程程 设设 计计 说说 明明 书书 题目:题目: 闹钟闹钟 学院(系) :学院(系) : 年级专业:年级专业: 学学 号:号: 学生姓名:学生姓名: 指导教师:指导教师: 教师职称:教师职称: 共 16 页 第 2 页 目 录 第 1 章 摘要1 第 2 章 设计方案 2.1 VHDL 简介 2.2 设计思路 第 3 章 模块介绍 第 4 章 Verilog HDL 设计源程序 第 5 章 波形仿真图 第 6 章 管脚锁定及硬件连线 心得体会 17 参考文献 18 共 16 页 第 3 页 第一章第一章 摘要摘要 在当今社会, 数字电路产品的应用在我们的实际生
2、活中显得越来越重要, 与我们的 生活联系愈加紧密,例如计算机、仪表、电子钟等等,使我们的生活工作较以前的方式 更加方便、完善,带来了很多的益处。 在此次 EDA 课程,我的设计课题是闹钟,使用 VHDL 语言进行编程完成。报告书主 要由设计方案、模块介绍、设计源程序、仿真波形图和管脚锁定及硬件连线四部分组成。 设计方案主要介绍了我对于设计课题的大致设计思路,之后各个部分将会详细介绍设计 组成及程序。 共 16 页 第 4 页 第二章 设计方案 2.1 VHDL 简介 数字电路主要是基于两个信号 (我们可以简单的说是有电压和无电压) , 用数字信号完成对数 字量进行算术运算和逻辑运算的电路我们称
3、之为数字电路,它具有逻辑运算和逻辑处理等功能, 数字电路可分为组合逻辑电路和时序逻辑电路。 EDA 技术,就是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑 描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为 设计工具,通过有关的开发软件,自动完成用软件的方式设计的电子系统到硬件系统的 逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至完 成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作,最终形成集成电子系统 或专用集成芯片的一门新技术。 利用 EDA 技术进行电子系统的设计, 具有以下几个特点: 用软件的方式设计硬件; 用软件方式设计的系统到硬件系统的转换是由有关的开发软件自动完成的; 设计 过程中可用有关软件进行各种仿真; 系统可现场编程,在线升级; 整个系统可集 成在一个芯片上,体积小、功耗低、可靠性高。因此,EDA 技术是现代电子设计的发展 趋势。 EDA 技术伴随着计算机、集成电路、电子系统设计的发展,经历了计算机辅助设计 (Computer Assi
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中设计图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 课程设计 数字 时钟 闹钟
