欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    毕业设计---DDR的PCB设计

    • 资源ID:1438279       资源大小:4.51MB        全文页数:46页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    毕业设计---DDR的PCB设计

    1、 目 录 DDR 的 PCB 设计 I The PCB design of DDR II 第 1 章 绪论 1 1.1 DDR 的叙述. 1 1.2 DDR-DDR 与 SDRAM 的区别. 1 1.3 DDR 存储器电气特性验证. 4 第 2 章 噪声来源及分析. 8 2.1 反射噪声分析和端接技术 8 2.1.1 反射形成原因. 8 2.1.2 主抗匹配与端接方案. 9 2.1.3 端接方案的仿真结果 12 2.2 串扰噪声分析 13 2.2.1 高速 PCB 板上的串扰分析模型 13 2.2.2 高速 PCB 板上的串扰仿真结果 13 2.2.3 减少高速 PCB 板上的串扰噪声的措施

    2、14 第 3 章 完整性分析. 16 3.1 电源完整性 16 3.2 时序分析 . 17 3.2.1 公共时钟同步的时序分析 17 3.2.2 源同步的时序分析 22 3.3 案例 . 24 第 4 章 布局与布线 29 4.1 PCB 的叠层(stackup)和阻抗 29 4.2 互联通路拓扑 30 4.3 SDRAM 的布局布线 32 4.4 DDR 的布局布线. 33 4.4.1 布局时应注意 35 4.4.2 布线时应注意 35 4.4.3 布线要点 37 4.6 供电 . 38 结 束 语 40 参考文献. 41 致 谢. 42 附录 数据线同组同层 43 I DDR 的 PCB

    3、设计 摘要:摘要:随着微电子技术和计算机技术的不断发展,DDR 双通道同步动态随机 存储器在通信系统中的应用越来越显得重要,而随着电子产品的集成化,对 DDR 在 PCB 中的设计要求也越来越高。为了更好的能理解 DDR,本文还与 SDRAM 一并做了介绍与设计。 本设计为基于 DDR 双通道同步动态随机存储器的 PCB 设计。 本文主要介 绍了在对 DDR 的 PCB 设计时,所面临的信号完整性。详尽的阐述了影响信号 完整性的反射、 串扰和信号完整性中的时序分析的相关理论并提出了减小反射 和串扰得有效措施。对布线与布局的一些注意事项及要点也做了详细的叙述。 关键字:关键字:反射;SDRAM;

    4、串扰;信号完整性;时序 II The PCB design of DDR Abstract: With microelectronics technology and development of computer technology, DDR synchronous dynamic random access memory double channel in communication system, the application appears more and more important, and as the electronic product of integration o

    5、f the PCB design requirements of the DDR more and more is also high. In order to better understand DDR, this paper also introduced together with SDRAM and design. Based on the design of double channel DDR synchronous dynamic random access memory of PCB design. This article mainly introduced in PCB d

    6、esign for DDR faced when the signal integrity. Detailed elaborated the influence signal integrity of the reflection and crosstalk and signal integrity of timing analysis and put forward the relevant theory of reflection and reduce crosstalk effective measures. For some of the layout and wiring matters needing attention and points to do the detailed narration. Keywords:Reflex; SDRAM; Crosstalk; Signal integrity;Timing DDR 的 PCB 设计 1 第 1 章 绪论 1.1 DDR 的叙述 双通道同步动态随机存储器(双信道同步动态随机存取内存)即 DDR SDRAM (D


    注意事项

    本文(毕业设计---DDR的PCB设计)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583