1、 课课 程程 设设 计计 报报 告告 课程设计名称:课程设计名称: DSP 原理与应用原理与应用 系系 : 学生姓名:学生姓名: 班班 级:级: 通信工程通信工程 学学 号:号: 成成 绩:绩: 指导教师:指导教师: 开课时间:开课时间: 2012-2013 学年学年 2 学期学期 一设计题目 基于 TMS320VC5509 DSP 的 FIR 滤波器设计 二主要内容 本课程设计主要完成软件平台的设计, 在现有的 TMS320VC5509 DSP 硬件平台上, 按 照要求设计 FIR 滤波器,编写相应的源程序和链接命令程序,使整个系统能够滤除含噪信 号中的高频噪声。 三具体要求 设计需要完成几
2、个内容: (1)学生首先自己参照指导书完FIR 算法实验 ,认真阅读实验中的源程序,深刻理 解 FIR 滤波的原理及具体实现方法,包括含噪信号的生成,滤波后信号的输出重点理解 FIR 滤波器的实现(循环寻址的实现) 。 (2)在理解原理的基础上,设计自己的滤波器。 设计一定参数的滤波器 得到滤波器的系数后,按照循环寻址的原理,参照给出的实验程序,编写具体的滤波 器实现程序。 调试程序,测试平台的性能。观察相应得含噪信号波形及去噪后的信号波形,滤波器 的波形。经反复调试,使滤波器达到预计的结果。 (3)撰写课程设计报告。 四进度安排 序号 内 容 时间(天) 1 熟悉 CCS 软件环境 1 2
3、总体设计方案的验证 1 3 各分功能环节的设计与实现 1 4 总体功能调试实现 1 5 整理完成设计报告 1 合 计 5 五成绩评定 1、考核方法:总成绩由平时成绩、设计成绩两部分组成,各部分比例为 30%,70%. 2、成绩评定: (1)平时成绩:无故旷课一次,平时成绩减半;无故旷课两次平时成绩为 0 分,无故 旷课三次总成绩为 0 分。迟到 15 分钟按旷课处理 (2)设计成绩:根据实际的设计过程及最终的实现结果,同时参考提交报告的质量, 给出综合的设计成绩。 基于基于 TMS320TMS320VC5509 DSPVC5509 DSP 的的 FIRFIR 滤波器设计滤波器设计 一、实践的目
4、的和要求一、实践的目的和要求 这学期我们学习了数字图像处理还有 DSP 原理与应用,加上我们之前学习过数字信 号处理系统在数字信号处理系统中,数字滤波器占有十分重要地位。而有限冲击响应(FIR) 数字滤波器因其具有系统稳定、运算速度快、易实现等特点,在图像信号处理、数据传输等 领域被广泛采用。 我们知道 FIR 滤波器可以由计算机软件来实现,也可以通过专用的数字滤波电路、专 用的数字信号处理器或通用可编程 DSP 处理器来实现。其中计算机软件实现的方法速度较 慢,常用于算法的模拟及仿真;专用硬件或专用处理器实现的方法速度快,但通用性较差、 成本高;而通用可编程 DSP 处理器可通过编程实现各种
5、数字滤波算法,使用灵活、功能强 大,在滤波器设计中被广泛使用。 所以为了加强我们对数字信号处理系统中数字滤波器的掌握,我们要进行基 于 TMS320VC5509 DSP 的 FIR 滤波器设计,通过课程设计,来进一步掌握数字滤波器 应用。之前我们在实验课上已经学习过有关基于 TMS320VC5509 DSP 的 FIR 滤波器的知 识,所以,本次课程设计,对我们来说是一个巩固知识的机会 此次课程设计要求我们成软件平台的设计,在现有的硬件平台上,编写相应的源程序 和链接命令程序,使整个系统能够滤除含噪语音信号中的高频噪声。在理解原理的基础上, 设计自己的滤波器。根据老师提供的有关参数,设计一个对
6、应于自己参数的滤波器。 二、实践原理:二、实践原理: FIR 滤波器的 DSP 实现 3.1 TMS320VC5509 简介 TMS320VC5509 是美国德州仪器公 司(TI)推出的新一代数字信号处理器,其 CPU 在结构上包含一个 3216 位指令缓存队列、 2 个 17 位17 位乘累 16 位算术逻辑单元(MAC)、一个 40 位算术逻辑单元(ALU)、一个 16 位算术逻辑单元(ALU)、一个 40 位桶形移位器和 4 个 40 位加法器3。TMS320VC5509 支 持多种工业标准的串行口,如:多通道缓冲串行口(McBSPs)、多媒体卡/安全数据串行口 (MMC/SD)、USB和 I2C 总线接口等。还具有增强型主机接口(EHPI)、通用 I/O 口、可编程 数字锁相环(DPLL)、计时器和多个 DMA 控制器等片上外设。TMS320VC5509 高度并行的 结