欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于FPGA电子时钟系统编程毕业论文报告

    • 资源ID:1413994       资源大小:564.50KB        全文页数:23页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    基于FPGA电子时钟系统编程毕业论文报告

    1、 1 目录目录 一、系统设计要求 2 二、系统设计方案 2 三、 综合及时电路的设计 2 3.1 计时电路的设计 3 3.2 计数电路 CNT60、CNT30 计数模块的具体设计 3 四、显示控制电路的设计 4 4.1 显示控制电路 4 4.2 显示译码电路 4 五、调整控制电路 TZKZQ 的设计 5 5.1 状态切换电路 5 5.2 加一调整电路5 5.3 TZKZQ 的输入、输出 5 六、系统总体电路组装图 6 七、主要的 VHDL 源程序 6 7.1 显示控制电路 DISPLAY.VHDL 源程序 6 7.2 调整控制电路 TZKAQ.VHDL 源程序 9 7.3 计数电路 CNT60

    2、.VHDL 源程序 11 7.4 计时电路 CNT30.VHDL 源程序 12 7.5 系统总体组装电路的源程序 14 八、系统仿真/硬件验证 19 8.1 CNT60.VHDL 仿真 19 8.2 CNT30.VHDL 仿真 20 8.3 DISPLAY.VHDL 仿真 20 8.4 TZKZQ.VHDL 仿真 20 8.5 系统硬件验证 20 九、设计技巧分析 21 十、系统拓展思路 21 十一、系统设计心得体会 22 2 一、系统设计要求一、系统设计要求 设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒以及星期的计数等中 和计时功能,同时将计数结果通过七段数码管或 1602 液

    3、晶显示。设计也能进行时、分、秒 计时的十二小时制或二十四小时制的数字钟, 并具有定时与闹钟功能, 能在设定的时间发出 闹铃音,能非常方便地对年、月、日时、分钟和秒进行手动调节以校准时间,每逢整点, 产生报时音报时。 二、系统设计方案二、系统设计方案 根据系统的设计要求,综合设计系统可分为三个主要模块:综合计时电路模块、显示控 制电路模块和调整控制电路模块。其综合控制电路模块主要用于完成年、月、日、十、分、 秒及星期的计时功能, 显示控制模块主要用于完成各计时结果的显示控制和显示译码等相关 的功能,调整控制电路主要用于调整及时电路的初始值即校正显示时间。 三、三、 综合及时电路的设计综合及时电路

    4、的设计 综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电 路和计年电路等 7 个模块电路,这七个模块电路分别设置了预置数、计数和进位等功能,其 设计如下描述: 扫描显示模块扫描显示模块 六十进秒计数六十进秒计数 六十进分计数六十进分计数 二十四二十四 进时进时 计数计数 天计数器天计数器 月计数器月计数器 年计数器年计数器 周计数器周计数器 综综 合合 计计 时时 电电 路路 模模 块块 主主 控控 制制 电电 路路 扬声器扬声器 状态显示状态显示 手动手动 校正校正 电路电路 选选 择择 键键 时时 钟钟 源源 系系 统统 复复 位位 3 3.1 计秒电路计秒电路/计分电路计分电路/计时电路计时电路/计星期电路计星期电路/ 计日电计日电路路/计月电路计月电路/计年电路设计计年电路设计 用秒脉冲作为计秒电路的计数时钟信号,每当计满 60 就会溢出,同时进位位进位,计 分电路加 1,同时计秒电路清零并重新计数。 将计秒电路的进位信号作为计分电路的计数时钟信号,每当计满 60 就会溢出,同时进 位位进位,计时电路加 1,同时计分电路清零并重新计数。 将计分电路的进位信号作为计时电路的计数时钟信号, 每当计满 24 或 12 就会溢出, 同 时进位位进位,计星期/日电路加 1,同时计时电路清零并重新计数


    注意事项

    本文(基于FPGA电子时钟系统编程毕业论文报告)为本站会员(课***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583