欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    硬件课程设计--数字时钟设计

    • 资源ID:1405856       资源大小:738.50KB        全文页数:31页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    硬件课程设计--数字时钟设计

    1、 课 程 设 计 2009 年 7 月 10 日 课 程 硬件课程设计 题 目 数字钟设计 院 系 计算机与信息技术学院 专业班级 学生姓名 学生学号 指导教师 课程设计任务书 课程 硬件课程设计 题目 数字钟设计 专业 计算机 姓名 学号 主要内容、基本要求等 一、主要内容: 利用 EL 教学实验箱、微机和 Quartus软件系统,使用 VHDL 语言输入方法设 计数字钟。可以利用层次设计方法和 VHDL 语言,完成硬件设计设计和仿真。最后 在 EL 教学实验箱中实现。 二、基本要求: 1.具有时,分,秒,计数显示功能,以 24 小时循环计时。 2.具有清零功能。 三、扩展要求 1.调节小时

    2、、分钟功能。 2.整点报时功能,整点报时的同时 LED 灯花样显示。 按照规范写出论文,要求字数在 4000 字以上,并进行答辩。论文内容包括概 述(学习、调研、分析、设计的内容摘要) 、EDA 技术的现状和发展趋势、对 EL 教 学实验箱和 Quartus软件的掌握程度、数字钟的设计过程(包括原理图或程序设 计、编译、仿真分析、硬件测试的全过程) ,论文中含有原理图、程序、仿真波形 图及其分析报告。 摘 要 本文介绍了利用 EDA-V 硬件系统和微机上的 Quartus7.2-II 等软件系统。 VHDL 的英文 全名 是 Very-High-Speed Integrated Circuit

    3、 HardwareDescription Language,诞生于 1982 年。1987 年底,VHDL 被 IEEE 和美国国防部确认为标准硬 件描述语言 。自 IEEE 公布了 VHDL 的标准版本,IEEE-1076(简称 87 版)之后, 各 EDA 公司相继推出了自己的 VHDL 设计环境, 或宣布自己的设计工具可以和 VHDL 接口。此后 VHDL 在电子设计领域得到了广泛的接受,并逐步取代了原有的非标准 的硬件描述语言。有专家认为,在新的世纪中,VHDL 于 Verilog 语言将承担起大 部分的数字系统设计任务。 本文设计主要利用 VHDL 语言在 EDA 平台上设计一个电子

    4、数字钟,它的计时周 期为 24 小时,显示满刻度为 23 时 59 分 59 秒,另外还具有校时功能和闹钟功能。 总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、 时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译 码显示程序模块和拼接程序模块。并且使用 Quartus7.2-II 软件进行电路波形仿 真,下载到 EDA 实验箱进行验证。 关键词关键词: EDA(电子设计自动化) ;VHDL(硬件描述语言) ,数字钟。 目 录 第 1 章 概 述 . 1 1.1 EDA 的概念 . 1 1.2 EDA 的工作平台 2 1.3 EDA 的发展趋势 4

    5、第 2 章 数字钟设计的系统分析 6 2.1 设计目的 6 2.2 功能说明 6 2.3 实验原理 6 2.4 系统硬件 6 第 3 章 数字钟的底层电路设计 8 3.1 设计规划 8 3.2 设计说明 8 3.3 底层电路程序 9 第 4 章 数字钟的顶层文件设计 . 18 4.1 设计说明 18 4.2 顶层文件程序 18 第 5 章 数字钟设计的测试与运行 . 21 5.1数字钟的调试21 5.2 数字钟的适配与测试 . 24 结 论 . 26 参考文献 27 1 第 1 章 概 述 1.1 EDA 的概念 EDA 是电子设计自动化 Electronic Design Automatio

    6、n 的缩写。EDA 技术是 以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表 达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工 具,通过有关的开发软件,自动完成用软件的方式设计电子系统到硬件系统的一 门新技术。可以实现逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化,逻辑布 局布线、逻辑仿真。完成对于特定目标芯片的适配编译、逻辑映射、编程下载等 工作,最终形成集成电子系统或专用集成芯片。 1.1.11.1.1EDAEDA 技术及应用技术及应用 电子设计技术的核心就是 EDA 技术,EDA 是指以计算机为工作平台,融合应 用电子技术、 计算机技术、 智能化技术最新成果而研


    注意事项

    本文(硬件课程设计--数字时钟设计)为本站会员(课***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583