欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    外文翻译---基于FPGA的数字基带信号的矢量信号分析(译文)

    • 资源ID:149904       资源大小:1.37MB        全文页数:10页
    • 资源格式: DOC        下载积分:150金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要150金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    外文翻译---基于FPGA的数字基带信号的矢量信号分析(译文)

    1、中文 3900 字 文献出处: Ferguson S. Vector signal analysis of digital baseband and if signals within an FPGAJ. 2005:402-407. 基于 FPGA 的数字基带信号的矢量信号分析 斯科特 弗格森 安捷伦科技公司 1900 年 众神花园 采访 科罗拉多斯普林斯市 文摘 本文介绍了新技术 ,分析现场可编程门阵列 (fpga)的数字信号和调制质量。这种融合 了 逻辑分析与那些矢量信 号分析 的创新, 可以提供 设计者以 数字基带 和 信号处理系统 ,就如同 模数转换和数字模拟转换器有能力作出 他们以

    2、前无法或难以做出的 关键测量。 因而 FPGA 将继续投入更多资金于 无线、卫星通信 的 DSP 领域,随着 数字基带和 IF 信号 日益上升的主导地位,他们代表了 挑战无线电和卫星系统的设计。 DSP电路设计者们不断地做出折衷 复杂性 设计 (位精度、数量的过滤器水龙头等 )、能耗、和信号质量。关键测量误差 同 矢量大小一样作为衡量性能的影响。此前 ,矢量信号分析测量 迄今一直 直接集成到射频测试仪器 ,或者编写为自定义软件基带设计。 随着 整个区域 无线 电的 数字化 和集成于 一个芯片上 ,我们需要 的新方法是 在数字无线电中 描述某个子系统。 本文介绍了一个 FPGA 动态探针 和 F

    3、FT-based 矢量信号分析软件包的 组 合 ,前者 使得路由的信号组中的一个在 FPGA 逻辑分析仪 ,并通过一个小物理数量包 测量。这种组合提供了 对 FPGA 数字信号 同时测量时间域 ,频谱 ,和调制质量 的方法 。它还提供了 FPGA 的无重新设计耗时的 各种内部 网络 信号分析 的快速选择 。 介绍 现场可编程门阵列 (FPGA)广泛应用于在无线、航空航天、国防应用 的数字信号处理 (DSP)领域 。他们的可编程性使设计 者 能够建立早 期的原型系统 ,同时规范仍然在不断变化的 系统 ,以及 利用单一的硬件设计 支持多种通信技术。他们的 日益增长的表现 使数字 化进程 可以 提高

    4、 越来越宽的带宽 ,提高信号的质量 ,同时降低功耗和材料成本。 随着 一个 数字化接收信号 所占的 上升 比例 ,对于模拟谱和矢量信号分析的 探测点 的数量 正在减少。 由于缺乏相关的噪音和非线性模拟信号处理, 数字信号处理系统有能力创造出近乎完美的信号质量。然而 , 在信号质量 DSP 系统中 , 不断 权衡 系统成本、能量消耗 ,和投放市场的时间 以满足需求。由于这个原因 ,在数字信号分析组件和子组件是需要查看设计 ,相对 取舍影响信号的品质。 多年来 误差矢量幅度 (EVM)一直是广受欢迎的调制信号质量 的标准 。最大 EVM 指定要求为 各种标准的无线技术 ,如 WiMAX 和 WCD

    5、MA。当一个无线信号显示 的 EVM 不能令人满意 ,问题 的来源 需要被孤立 于 个体组件级别 (基带过滤质量 ,数字前置失真 2、顶 因素减少 ,等等 )。 数字无线电设计中,不同位置的 EVM 的演示的方法: 简化 的 QAM16 调制器在Xilinx 的实施 Virtex-II FPGA。如图 1 所示。设计由一个 QAM16 符号编码器 (一个 4 位查找表 ) 以 25 Msymbols /秒运行 ,然后一 个 余弦滤波器和 数字化 IF 调制阶段。插值 RRC 过滤器 举例 的符号 4,输出过滤后的 100 Msamples /秒的数据 。一个 IF 本地振荡器 以 100 Ms

    6、amples /秒( 4 位 /时间 )产生 一个 25 MHz 的 信号 ,并将其应用于过滤后的数据,然后合 并创建一个数字 IF 信号。而一个更实际的电路设计应包括数字失真和 /或顶 点 因素减少 ,这个简单的例子就足以阐述 这个概念。 模拟与真实世界 DSP 电路的分析可以进行仿真。然而 随着 FPGA 技术 的生产力的提升 ,它通常 可以更 快速和 更 容易地构建一个原型设计 , 和调试它 的 硬件。因为设计变动不再需要大量的费用和时间 (与 ASICs 一样 ),FPGA 设计工作就像软件设计 ,在设计周期中 编译和调试更 早 ,在仿真 上花费时间更少 。 在仿真环境和真实的硬件设计中, 分析电路的行为也 减少了错误的风险和 不正确的假设。 访问内部的 FPGA 信号 设计的例子中 ,有 3个有趣的观点来验证 未过滤的符号 , 从 RRC过滤 后的IQ 流和标量 IF 信号。未过滤的符号有 8 位精度 ,而所有 RRC 过滤器过滤后 的信号有


    注意事项

    本文(外文翻译---基于FPGA的数字基带信号的矢量信号分析(译文))为本站会员(译***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583