欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字电路EDA课程设计--多功能数字电子钟

    • 资源ID:1456567       资源大小:1.28MB        全文页数:13页
    • 资源格式: DOCX        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数字电路EDA课程设计--多功能数字电子钟

    1、数字电路数字电路 EDA 课程设计报告课程设计报告 专业:电气工程及其自动化 班级: 姓名: 学号: 合作者: 指导老师: 制作日期:2011/06/23 多功能数字电子钟多功能数字电子钟 实验目的: 这个设计过程让我们将以前所学过的知识加以巩固, 同时将所学习到的新知 识予以实践,综合新旧知识并运用这些只是到使用层面,把所有头脑中的知识形 象化了。通过设计制作,不仅仅是让我们学到知识更让我们掌握了电子电路设计 中的经验和得到了难得的动手机会。 总之这次设计的目的是使我们掌握本专业的 知识并运用到实际生活中去。 Maxplus 2 是此次设计的主要工具软件。 多功能数字电子钟结构分为六大模块(

    2、秒,分,时,校时,时段,整点报 时) 。 要求对时,分,秒进行计时和显示。 具有手动校时功能。 具有整点报时功能,从 59min50s 起,每隔 1s 发出 1 次低音“嘟” ,连续 4 次,59s 时发出高音“哒” 。 工作原理示意图:工作原理示意图: 输入变量:时钟 CPS,校分变量为 SWH,SWM;输出变量:小时计时 H【74】 ,H 【30】 为 8421BCD 码输出, 期时钟为 CPH; 分计时 M 【74】 , M 【30】 为 8421BCD 码输出,其时钟为 CPM;秒计时 S【74】 ,S【30】为 8421BCD 码输出,其时 钟为 CPS;报时 FU 和时段控制变量

    3、Z 等。 1.秒,分计时功能电路模块秒,分计时功能电路模块 逻辑电路原理简述: 由两片 74161 和门电路组成; S 【30】 做个位计数, S 【74】 做十位计数;个位为(9)时,在时钟作用下个位计数器置零,十位做加 1 计数; 当逻辑电路输出 S 为(59)时,在时钟作用下计数器同步置零;进位信号是低电 平有效,而且与CPS。 仿真波形 分析仿真波形可知:S【30】做个位计数,S【74】做十位计数;逻辑电路输 出为(59)时,在时钟作用下计数器同步置零;个位计数为(9)时,在时钟作 用下个位计数器置零,十位做加 1 计数。 符合秒计时规律,逻辑电路设计正确。 2.小时计时功能电路小时计

    4、时功能电路 逻辑电路原理简述: 有两片 74161 和门电路组成; H 【30】 做个位计数, H 【74】 做十位计数;个位计数为(9)是看,在时钟作用下个位计数器置零,十位做加 1 计数;当逻辑电路输出 H 为(23)时,在时钟作用下计数器同步置零;进位信 号是低电平有效,而且与CPS。 仿真波形 分析仿真波形可知:H【30】做个位计数,S【74】做十位计时;逻辑电路输 出为(23)时,在时钟作用下计数器同步置零;个位计数为(9)时,在时钟作 用下个位计数器置零,十位做加 1 计数。 结论是符合时计时规律,逻辑电路设计正确。 3.小时,分及秒计时功能电路级联小时,分及秒计时功能电路级联 数字电子钟最基本的计时电路在 CPS(秒)时钟作用下,其电路输出变量为 H 【70】,M【70】及 S【70】,按 8421码正常走时,电路为异步时 序逻辑电路。 仿真波形 仿真波形分析:在(秒)时钟作用下,电路正常走时。分析过程完全符合 多功能数字电子钟最基本的计时功能,逻辑电路设计正确。 4.校时功能电路校时功能电路 逻辑电路原理简述:由译码器,与非门和非门电路组成


    注意事项

    本文(数字电路EDA课程设计--多功能数字电子钟)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583