1、低频数字电子线路课程设计报告 1 一、任务技术指标 设计一个数字频率计,具体要求如下: 1. 要求测量频率范围:1100kHz。 2. 频率用 LED 数字显示。 3. 测量信号方波峰峰值 35V。 二、总体设计思想 1.基本原理 所谓频率,就是周期性信号在单位时间(1s)内周期信号的变化次数。若在一定时间 间隔 T 内测得周期信号重复变化次数为 N,则其频率为 T N f 由于被测信号是方波信号,这样就省去了整形电路。时钟电路提供标准时间基准信号,基 准时钟经分频器后输出频率分别有 0.1Hz,1Hz,10Hz 的阀门信号,计数器在一个阀门信 号周期内对被测信号计数,直到一周期阀门信号结束时
2、,停止计数,同时产生锁存信号, 启动延时信号。 锁存信号使计数器的值在数码管上显示。 当延时结束后清除计数器与分频 器开始下一次测量。 数字频率计的主要功能是测量周期信号的频率。 如果我们能在给定的 1S 时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。数字频 率计首先必须获得相对稳定与准确的时间,通过计数器计算这一段时间间隔内的脉冲个 数,将其换算后显示出来。这就是数字频率计的基本原理。 2.系统框图 图 1 系统框图 输入信号 计数器 分频器 显示译码器 时钟电路 振荡电路 数据锁存 低频数字电子线路课程设计报告 2 三、具体设计 1.总体设计电路 经过分析可以用 55
3、5 定时器搭接频率为 1000Hz 的多谐振荡器,然后通过分频器分别 产生频率为 10Hz,1Hz,0.1Hz 的时钟信号,再将被测信号与基准时钟信号经闸门处理传递 到计数器电路,计数器开始工作。当门控信号结束,闸门关闭,计数器停止工作。同时, 锁存器产生一个锁存信号输送到锁存器的使能端将结果锁存,并把锁存结果输送到译码器 来控制七段显示器,这样就可以得到被测信号的数字显示的频率。 U1 74LS47D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U2 74LS47D A 7 B 1
4、C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U3 74LS47D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U4 74LS47D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U5 74LS47D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U6 74LS47D A 7 B 1 C 2 D 6 OA 13 OD 10 OE 9 OF 15 OC 11 OB 12 OG 14 LT 3 RBI 5 BI/RBO 4 U7 A B C D E F G CK U8 A B C D E F G CK U9 A B C D E F