欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于VHDL语言的EDA《洗衣机》数电课程设计

    • 资源ID:1454504       资源大小:175KB        全文页数:24页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    基于VHDL语言的EDA《洗衣机》数电课程设计

    1、 1 / 24 本科生课程设计 课 程:数字电路课程设计 题 目:洗衣机 专 业:电气工程及其自动化 班 级:电自 12 班 学 号: 姓 名: 指导 老师: 设计 时间:2012 年6 月22 日 2 / 24 一、课程设计的目的及要求:一、课程设计的目的及要求: 1、能够全面巩固和应用“电子技术基础数字部分”课程中所学 的基本理论和方法,并初步掌握小型数字系统设计的基本方 法。 2、掌握 VHDL 语言编制小型模块的方法,并采用层次化设计。 3、培养电路设计能力,懂得理论设计与实物实现的有效结合。 4、掌握 Altium Designer 软件的应用。 二二基本功能要求基本功能要求: :

    2、要求设计制作一个普通功能洗衣机控制电路,使之能控制洗衣机 的进水阀,排水阀,洗涤程序电机,甩干驱动装置等按预定程序 工作。总体过程包括:进水、浸泡、洗涤、排水、甩干五个过程. 进水从电路启动开始。其中浸泡可供选择,洗涤时间可以预置, 洗涤结束时发出铃声进行提示并自动切断电源。 发生故障如:缺水 或进水超时、排水超时、甩干碰桶等时也可自动切断电源! 3 / 24 三总体方案分析及选择三总体方案分析及选择: : 洗衣机电路包含有总的控制模块, 洗涤控制模块, 洗涤记时模块, 电动机控制模块以及 LCD 液晶板的动态显示模块。经过分析后, 我们把前四个模块进行组合,把他们合成一个模块即:总控制模 块

    3、。他们之间的逻辑联结关系,是对数电课程的一个很好总结, 也是自己对新知识(LCD 液晶板的动态显示)学习理解运用能力 的一个很好的提升机会。 当然也是团队合作, 团队锻炼的好机会。 四四原理原理图图: : 4 / 24 五五局部功能模块局部功能模块 1.1.总控模块总控模块: : 该模块实现了对洗衣机整个运行过程的控制,打开电源后由模块 内部进行控制,按洗涤过程工致洗衣机的运转.同时在输入端还给 了报警输入,当发生故障时洗衣机自动短电.复位端可以让洗衣机 进入初始状态.在输入端还有 10 个总线输入可以人为进行置数, 从而控制各个过程的时间长短.当给甩干时间一个时间,其他都置 为 0 可以让洗

    4、衣机只进行甩干操作. VHDLVHDL 文件文件: : librarylibrary ieeeieee; useuse ieeeieee.std_logic_1164std_logic_1164.allall; useuse ieeeieee.std_logic_arithstd_logic_arith.allall; useuse ieeeieee.std_logic_unsignedstd_logic_unsigned.allall; entityentity xiyiji isis portport( clk0, clk1, rst, alarm: inin std_logicstd_logic; 5 / 24 -clk0:控制开关脉冲.clk1:记时开关脉冲.Rst:复位端.arlarm:报警输入端.- water_inh, water_inl, im_th, im_tl, wash_th: inin std_logic_vectorstd_logic_vector(3 downtodownto 0);


    注意事项

    本文(基于VHDL语言的EDA《洗衣机》数电课程设计)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583