欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字电子技术课程设计报告---数字钟的设计与制作

    • 资源ID:1453625       资源大小:2.52MB        全文页数:12页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数字电子技术课程设计报告---数字钟的设计与制作

    1、 第 页 0 数字电子技术课程设计报告数字电子技术课程设计报告 一、设计目的一、设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高 的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟. 而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用 方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻 辑电路与时序电路的原理与使用方法. 二

    2、、设计要求二、设计要求 (1)设计指标 时间以 12 小时为一个周期; 显示时、分、秒; 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有报时功能,当时间到达整点前 10 秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。 (2)设计要求 画出电路原理图(或仿真电路图) ; 元器件及参数选择; 电路仿真与调试; PCB文件生成与打印输出。 (3)制作要求 自行装配和调试,并能发现问题和解决问题。 (4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 三、原理框图三、原理框图 1 1数字钟的构成数字钟的构成 数字钟

    3、实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时 间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的 1HZ 时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。 第 页 1 (a) 数字钟组成框图数字钟组成框图 2 2晶体振荡器电路晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的 32768z 的方波信号,可保证 数字钟的走时准确及稳定。 不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡 器电路。 一般输出为方波的数字式晶体振荡器电路通常有两类, 一类是用门电路构成; 另一类是通过非门构成的电路,本次设计采用了后

    4、一种。如图(b)所示,由 非门与晶体、电容和电阻构成晶体振荡器电路,实现整形功能,将振荡器输出 的近似于正弦波的波形转换为较理想的方波。输出反馈电阻为非门提供偏置,使电路工 作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容、与晶体构成一 个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构 成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而 保证了输出频率的稳定和准确。 (b)CMOS 晶体振荡器(仿真电路) 第 页 2 3 3时间记数电路时间记数电路 一般采用 10 进制计数器如 74HC290、 74HC390 等来实现时间计数单元的计数功 能。 本次设计中选择 74HC390。 由其内部逻辑 框图可知,其为双 2-5-10 异步计数器,并每 一计数器均有一个异步清零端 (高电平有效) 。 秒个位计数单元为进制计数 器,无需进制转换,只需将与(下降 沿有效)相连即可。(下降没效


    注意事项

    本文(数字电子技术课程设计报告---数字钟的设计与制作)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583