欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    锁相环的频率合成器课程设计

    • 资源ID:1444166       资源大小:103KB        全文页数:7页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    锁相环的频率合成器课程设计

    1、 锁相环的频率合成器锁相环的频率合成器 院系:院系: 信息工程学院信息工程学院 摘要:二十一实际,随着社会科技的发展与进步,具有高稳定性和准确度的频率 源已经成为通信、雷达、仪器仪表、高速计算机及导航系统的主要组成部分。高 性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频 率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频 率源通过数字锁相频率合成技术可获得高品质的离散频率源。 关键字:分频 锁相环 晶振 计数器 鉴相器 一设计要求一设计要求 1.1 根据设计框图设计出具体的实现电路 1.2 频率稳定度至少达到 10-5/月的稳定度; 1.3 输出频率

    2、从 1KHz-999KHz预置可调; 1.4 焊接系统电路并调试 二设计原理二设计原理 2.1 锁相环原理 锁相环(PLL)是构成频率合成器的核心部件。主要由相位比较器(PD)、压控振荡 器(VCO)、环路滤波器(LP)和参考频率源组成。 锁相环是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制电路。 他 的被控制量是相位,被控对象是压控振荡器。如图1所示,如果锁相环路中压控 振荡器的输出信号频率发生变化,则输入到相位比较器的信号相位 v(t)和 R(t)必然会不同,使相位比较器输出一个与相位误差成比例的误差电压 Vd(t),经环路滤波器输出一个缓慢变化的直流电压 Vc(t),来控制压控

    3、振荡器 输出信号的相位, 使输入和输出相位差减小, 直到两信号之间的相位差等于常数。 此时,压控振荡器的输出信号频率和输入信号频率相等,且环路处于锁定状态。 2.2 锁相环频率合成器原理 如图2所示,锁相环频率合成器是由参考频率源、参考分频器、相位比较器、环 路滤波器、压控振荡器、可变分频器构成。参考分频器对参考频率源进行分频, 输出信号作为相位比较器参考信号。 可变分频器对压控振荡器的输出信号进行分频, 分频之后返回到相位比较器输入 端与参考信号进行比较。当环路处于锁定时有 f1=f2,因为 f1=fr/M,f2=fo/N, 所以有 fo=Nfr/M。只要改变可变分频器的分频系数 N,就可以

    4、输出不同频率的信 号。 2.3 设计框图: 三三.提供材料:提供材料: 3.1 数字琐相环 CD4046 3.2 8421 编码开关 3.3 晶体振荡器 100KHz 3.4 反相器 CD4049 3.5 计数器 CD4518,CD4522 等 四四.锁相环频率合成器的设计锁相环频率合成器的设计 4.1 集成锁相环 CD4046介绍 单片集成锁相环 CD4046采用 CMOS 电路工艺,特点是电源电压范围宽(318 V), 输入阻抗高(约100 M),动态功耗小。在电源电压 VDD=15 V 时最高频率可达1.2 MHz,常用在中、低频段。CD4046内部集成了相位比较器、相位比较器、压 基准

    5、频率产生电 路 鉴相器 低通滤波器 压控振荡 器 可预置分频 电路 控振荡器以及线性放大器、源跟随器、整形电路等。 相位比较器采用异或门结构,使用时要求输入信号占空比为50。当两路输入 信号的高低电平相异时,输出信号为高电平,反之,输出信号为低电平。相位比 较器的捕捉能力和滤波器有关,选择合适的滤波器可以得到较宽的捕捉范围。 相位比较器由一信号的上升沿控制,他对输入信号的占空比要求不高,允许输 入非对称波形,具有很宽的捕捉范围。相位比较器的输出和两路输入信号的频 率高低有关,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑“0“,反 之则输出逻辑“1“。如果两信号的频率相同而相位不同,当

    6、输人信号的相位滞后 于比较信号时,相位比较器输出的为正脉冲,当相位超前时则输出为负脉冲。 而当两个输入脉冲的频率和相位均相同时,相位比较器的输出为高阻态。 压控振荡器需要外接电阻 R1,R2和电容 C1。R1,C1是充放电元件,电阻 R2起到 频率补偿作用。VCO 的振荡频率不仅和 R1,R2以及 C1的取值有关,还和电源电 压有关,电源电压越高振荡频率越高。 CD4046引脚和外围电路图如图3所示。 4.2 设计实例 本设计中参考频率源选用 COMS 石英晶体多谐振荡器产生2MHz 的矩形脉冲信号, 电路如图4所示。 可变分频器由集成四位二进制同步加法计数器74LS161来完成。这里采用4片 74LS161通过预置数的方法来实现可变分频。为提高工作速度可采用图5所示接 法。利用同步方案最高可实现65 536分频。预制值=65 536-N。经过可变分频后 获得的信号是窄脉冲信号,在输出端可利用74LS74对该信号进行二分频,以便获 得方波信号, 从而满足相位比较器 I 的占空比的要求。 此时实际分频系数变为2N。 参考分频器与可变分频器采用同


    注意事项

    本文(锁相环的频率合成器课程设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583