欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于CPLD的频率测量计毕业设计

    • 资源ID:1441047       资源大小:4.14MB        全文页数:40页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    基于CPLD的频率测量计毕业设计

    1、 I 毕业设计(论文)毕业设计(论文) 题目题目 基于基于 CPLD 的频率测量计的频率测量计 系系 别别 电气工程系电气工程系 专专 业业 电气自动化技术电气自动化技术 班班 级级 电自电自 1010- -2 2 班班 II 毕业设计(论文)任务书毕业设计(论文)任务书 毕业设计(论文)题目 基于 CPLD 的频率测量计 校内(外)指导教师 职 称 工作单位及部门 联系方式 副教授 电气工程系 一、题目说明(目的和意义) : 数字频率计是工程上常用的一种仪表, 用于对信号源输出的频率、 周期等参量进行测量。 本课题所设计的数字频率计可对方波、正弦波的参量进行测量,要求测量频率范围较大,测 试

    2、误差较高。 通过对“基于 CPLD 的数字测量计”这一课题的设计,是学生进一步学习和掌握电子 产品的设计、 微机控制技术等综合知识的应用, 进行以可编程逻辑器件为控制核心的检测系 统设计,培养理论联系实际的能力,培养解决实际问题的能力。 III 二、设计(论文)要求(工作量、内容) : 1.1.设计任务设计任务 以可编程逻辑器件为控制核心,设计一个数字显示的简易频率计。 2.2.技术指技术指标标 测量范围:0.5-5V 测量频率:1Hz-1MHz 测量误差:0.1% 3.3.设计内容设计内容 (1)以可编程逻辑器件为控制核心; (2)设计系统主电路; (3)设计检测电路,测量信号类型为方波、正

    3、弦波; (4)脉冲宽度测量; (5)设计一个6为系统显示电路,能循环显示测量值。 (6)设计软件流程框图并编写主程序清单; 4. .设计成果设计成果 (1)毕业设计报告字数1.5至2万字; (2)画1张1#的系统硬件电路图; (3)根据检测参数要求,设计检测电路并说明设计原理; (4)显示电路有限流电阻的定量分析计算 三、进度表 IV 日 期 内 容 20122013 学年秋 第十五周 第十六周 第十七周 第十八周 第十九周 第二十周 20132014 学年春 第一周 第二周 查阅、消化资料。 总体方案论证、方案设计。 硬件线路设计。 硬件电路分析、参数计算。 撰写论文、准备答辩资料。 撰写论

    4、文 答辩 答辩 完成日期 2013 年 1 月 10 日 答辩日期 20 年 月 日 月 日 四、主要参考文献、资料、设备和实习地点及翻译工作量: 1. 胡汉才.单片机原理及接口技术.北京:清华大学出版社,2004 2. 孙涵芳 .MCS-51/96 系列单片机原理及应用.北京:北京航空航天出版社,2005 3. 黄正瑾.电子设计竞赛赛题解析.东南大学出版社,2003 4. 竞赛组委会.第五届全国大学生电子设计竞赛获奖作品选编.北京:北京理工大学出版社 教研室意见: 同意 教研室主任(签字) :王淑红 2012 年 12 月 29 日 系审核意见: 同意 系主任(签字) :周征 2012 年

    5、11 月 1 日 注:本任务书要求一式两份,一份打印稿交教研室,一份打印稿交学生,电子稿交系办。 摘 要 V 本文提出了一种基于 CPLD 的数字频率计的设计方法。复杂可编程逻辑器件(CPLD) 具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方 法,增强了设计的灵活性。该设计电路简洁,软件潜力得到充分挖掘,低频段测量精度 高,有效防止了干扰的侵入。从实验结果上看,采用 CPLD 设计的电子电路,可以弥补 传统硬件电子电路设计中的不足。该频率计利用等精度的设计方法,克服了基于传统测 频原理的频率计的测量精度随被测信号频率的下降而降低的缺点。等精度的测量方法不 但具有较

    6、高的测量精度, 而且在整个频率区域保持恒定的测试精度。 该频率计利用 CPLD 来实现频率、周期、脉宽的测量计,完成整个测量电路的测试控制、数据处理和显示输 出。并详细论述了硬件电路的组成和软件控制流程。其中硬件电路包括键控制模块、显 示模块、输入信号整形模块以及 CPLD 主控模块。CPLD 采用 VHDL 语言编写,根据控制信 号不同进行计数,并且输出计数值到其接口中。本系统测量对象为方波、三角波、正弦 波等等,测量范围为 1Hz-1MHz 输入信号经过放大整形后接入 CPLD 电路。 关键词:数字频率计;CPLD;等精度 兰州工业学院毕业论文 VI Abstract This paper produces a CPLD-based digital frequency meters design method. complex programmable logic device (CPLD) has the of c


    注意事项

    本文(基于CPLD的频率测量计毕业设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583