欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    集成电路测试开题报告

    • 资源ID:1439289       资源大小:253.50KB        全文页数:5页
    • 资源格式: DOC        下载积分:50金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要50金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    集成电路测试开题报告

    1、 本科毕业设计开题报告 题 目: 基于混合模式的集成电路测试研究 院 (系) : 电气与信息工程学院 班 级: 姓 名: 学 号: 指导教师: 教师职称: 副教授 本科毕业设计开题报告本科毕业设计开题报告 题 目 基于混合模式的集成电路测试研究 来源 教师科研 1、 研究目的和意义 测试贯穿于集成电路制造的各个阶段,从流片之前对设计原型测试,到生产过程 中频繁的测试,封装后芯片的测试,直到用户方的接收测试,其目的在于尽可能早的 把有故障发现出来,将有缺陷的芯片检测出来。这是因为故障芯片每逃过一个阶段的 检测,那么下一个阶段将故障检测出来的费用将是上一个阶段的 510 倍;另一方面 的原因是只有

    2、经过有效的测试的芯片才能上市,产品上市时间对企业来说至关重要, 研究结果表明产品上市晚三个月,利润减少 10%,上市晚六个月,利润将减少 33%。 由此可见有效的测试能显著降低芯片的成本。 集成电路测试现在面临着一个严峻的挑战,即每个晶体管的制造成本呈持续下降 的趋势,而每个晶体管的测试成本却基本上保持不变。因而测试成本将很快超过其制 造成本。原因很简单,因为自动化测试设备工业要跟上摩尔定律所预期的芯片发展速 度非常困难而先进的测试设备的价格非常昂贵使得测试成本居高不下。 如何降低测试成本,减少芯片投入市场的时间,集成电路测试技术的研究有其至 关重要的地位。要降低测试成本就必须在设计过程中考虑

    3、电路的可测性,使得设计成 为可测试设计。在设计过程中增加测试电路来降低芯片测试难度的可测性设计技术, 能显著提高测试的故障覆盖率, 缩短芯片的测试时间, 降低测试对自动化设备的依赖, 所以成为解决集成电路测试难题的唯一出路。 2、国内外发展情况 21 世纪是技术高度发达的信息化世纪。全球信息化的发展正在加快步伐。在这 里起关键性作用的技术是以集成电路为核心的电子信息技术。集成电路测试技术是集 成电路产业的重要基础技术,它贯穿集成电路设计、 生产、 应用的全过程。2003 年 最大的自动测试设备应用市场为混合信号集成电路测试, 其次为存储器测试, 分别占 市场比重 30%与 26%。根据我国台湾

    4、地区的数据显示混合信号集成电路测试占的比例 最大。国际上先进的测试设备制造商都针对主流测试市场推出中、 高档测试设备,但 任何一款测试设备都不能满足不断更新的测试需求。为解决性能、 价格的矛盾,适应 性和复杂性的矛盾,各大测试设备制造商(如泰瑞达、 爱德万公司) 都先后提出测试系 统的开放性和标准化, 使系统具有灵活配置, 不断升级,快速编程,以适应各种测试需 求, 构造出最优性/价比的系统。 3、研究/设计的目标: 传统的自动测试设备已经不能满足大规模集成电路测试的需要,芯片内建自测试 已经逐步运用到芯片测试中。本文主要是为了解决多扫描的内建自测试中的一些问 题,来达到减少测试数据量、缩短测

    5、试时间,并尽可能降低硬件开销和测试功耗的目 的。 然后针对这一现状, 提出了一种选择多单元的相容数据重新播种内建自测试方法。 4、设计方案(研究/设计方法、理论分析、计算、实验方法和步骤等) : (1) 、分析系统的可靠性 (2)、分析集成电路的测试方法 (3) 、改进混合模式内建自测试 (4) 、选择多个单元相容数据重播种内建自测试 (5)、分析实验结果 5、方案的可行性分析: 本文是基于混合模式的集成电路测试研究,深刻分析了混合集成电路测试的原理 和方法。我认为还是有非常大的可行性的。 6、该设计的创新之处 现今的混合模式内建自测试方法,存在测试时间长和故障覆盖率不够高的缺点。 在存储测试

    6、模式中,提出了一种选择多单元的相容数据重新播种内建自测试测试方 法。充分利用线性反馈移位寄存器编码能力产生最适合的种子。并运用测试向量相容 压缩方法,减少测试集中包含的确定位位数,降低了计算线性反馈移位寄存器种子复 杂度和种子的位数。实验结果表明该方法可以增强线性反馈移位寄存器的编码效率、 改进故障覆盖率。 7、设计产品的主要用途和应用领域: 混合模式的集成电路测试是保证集成电路质量、发展的关键手段。本文主要是为 了解决多扫描的内建自测试中的一些问题,来达到减少测试数据量、缩短测试时间, 并尽可能降低硬件开销和测试功耗的目的 8、时间进程 系统分析:4 月 1 日-4 月 10 日 总体设计:4 月 11 日-4 月 20 日 详细设计:4 月 21 日-5 月 19 日 撰写论文:5 月 20 日-6 月 10 日 论文打印:6 月 11 日-6 月 12 日 论文答辩:6 月 1


    注意事项

    本文(集成电路测试开题报告)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583