1、 摘摘 要要: 设计一个周期为 24 小时,显示满刻度为 23 时 59 分 59 秒,具有校时 功能和报时功能的电子钟。本系统的设计电路由时钟译码显示电路模块、 脉冲逻辑电路模块、时钟脉冲模块、电源模块、整电报时模块、校时模块 等部分组成。 为了用电池作电源, 采用低功耗的 CMOS 芯片及液晶显示器, 计数器采用同步双十进制计数器 CC4518,锁存译码器是 CC4543,发生器 使用计数振荡器 CC4060 及双 D 触发器 CC4013, 整电报时电路用 CD4082, CD4011 及扬声器构成。 目目 录录: 页页 次次 摘要. 1 目录. 1 图表目录2 一、 设计概述.3 1.
2、1 设计目标.3 1.2 功能特性.3 1.3 原理框图.3 二、 设计原理.3 三、 设计步骤.4 3.1 计数器电路.4 3.2 译码和数码显示电路.5 3.3 振荡器电路.6 3.4 校时电路.7 3.5 整点报时电路.7 四、 设计电路原理图10 五、 印制板图11 六、 材料清单11 七、 电路调试12 八、 设计体会12 芯片功能表.1313 参考文献.15 图表目录图表目录: 页页 次次 图 1 原理框图.3 图 2 秒计数器.4 4 图 3 分计数器.5 5 图 4 时计数器.5 5 图 5 译码和数码显示电路.6 6 图 6 秒脉冲发生器.6 6 图 7 校时电路.7 7 图
3、 8 整点报时电路.8 8 图 9 整点报时控制门电路.9 9 图 10 整点报时音响电路9 9 图 11 设计电路原理图1010 图 12 印制板图1111 数字电子钟的设计与制作数字电子钟的设计与制作 一、一、 设计概述设计概述 1. 设计任务 时钟脉冲电路设计 60 进制计数器设计 24 进制计数器设计 “秒” , “分” , “小时”脉冲逻辑电路设计 “秒” , “分” , “小时”显示电路设计 “分” , “小时”校时电路 整点报时电路 2. 功能特性 设计的数字钟能直接显示“时” , “分” , “秒” ,并以 24 小时为一计时周期。 当电路发生走时误差时,要求电路具有校时功能。
4、 要求电路具有整点报时功能,报时声响为四低一高,最后一响正好为整点。 3. 原理框图 图 1 原理框图 二、二、 设计原理设计原理 数字钟是一个将“ 时” , “分” , “秒”显示于人的视觉器官的计时装置。它的计时 周期为 24 小时, 显示满刻度为 23 时 59 分 59 秒, 另外应有校时功能和报时功能。 因此, 一个基本的数字钟电路主要由译码显示器、 “时” , “分” , “秒”计数器、校时电路、报 时电路和振荡器组成。干电路系统由秒信号发生器、 “时、分、秒”计数器、译码器及 显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接 决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒 计数器” , “秒计数器”采用 60 进制计数器,每累计 60 秒发现胡一个“分脉冲”信号, 该信号将作为“分计数器”的时钟