欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字逻辑课程设计---全加器的多位加法器电路系统

    • 资源ID:1436339       资源大小:525KB        全文页数:25页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数字逻辑课程设计---全加器的多位加法器电路系统

    1、- 1 - 数字课程设计论文 一个全加器的多位加法器电路系统 主负责成员: 组队成员: 所在系: 年级专业: 指导老师: 2011 年 6 月 15 日 - 2 - 摘 要 随着科技的日益发展,电子技术领域的发展有了很大的跨越。加 法器在人们的生活中得到了广泛的运用, 尤其在计算机方面的内部硬 件中更是必不可缺。 我们可以使用多位加法器来实现多位二进制数加 法的运算,这样, 我们就实现了计算机里面二进制数码的计算的一小 部分。为了能检验这样的效果, 我们设计只用一个全加器实现多位二 进制数相加的电路系统。在该设计中, 我们主要针对两个四位二进制 数相加而出发, 该设计采用了双移位寄存器 74L

    2、S194 芯片为整个设计 的核心, 这样就达到了两个一位二进制数可以实现两个四位二进制数 的相加。 该设计的思想是:将 74LS283 这种四位二进制数超前进位加法 器的 A3A2A1 三个运算输入端都连接到 5V 的电源, 以及 B3B2B1 三 个运算输入端都连接地,这样就可以实现两个一位二进制数的相加。 再借助两个双移位寄存器 74LS194 分别对 74LS283 加法器中的 A 和 B 两个输入的二进制数(1 或 0)的移位。为了解决两个二进制数相 加中出现的进位问题,我们在该电路中添加了一个 74LS74 的触发器 来对两个二进制数的进位的保存和输出。 以上的设计思路可以通过加 法

    3、器、移位寄存器以及触发器来帮助我们实现四位二进制的加法。 最 后,我们可以借助 5 个二极管来显示我们要设计的效果。 整个硬件实物完成后可以通过电路箱进行供电,使用方便;显 示的效果相对较小,操作简单。只要手动控制 A 和 B 的输入、点动 移位开关以及脉冲开关就可以看到效果。 关键词:74LS283 超前进位加法器 双移位寄存器 74LS194 74LS74 触发器 四位二进制的加 - 3 - 目 录 1、前言 4 2、测量范围 4 3、方案设计 4 3.1 方案设计简图 4 3.2 系统硬件各部分介绍组成 5 3.2.174LS194 寄存器介绍 5 3.2.2. 74LS74 触发器介绍 7 3.2.3.74LS283 加法器介绍 12 4、电路箱上的电路设计


    注意事项

    本文(数字逻辑课程设计---全加器的多位加法器电路系统)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583