毕业设计---基于FPGA技术的数字存储示波器设计
-
资源ID:1433181
资源大小:1.34MB
全文页数:47页
- 资源格式: DOC
下载积分:100金币
快捷下载

账号登录下载
三方登录下载:
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
|
毕业设计---基于FPGA技术的数字存储示波器设计
1、 学生毕业设计(毕业论文) 系 别: 电子与电气工程学院 专 业: 电子信息工程技术 班 级: 学 生 姓 名: 学 生 学 号: 设计(论文)题目 : 基于 FPGA技术的数字存储示波器设计 毕 业 设 计 ( 论 文 ) 任 务 书毕 业 设 计 ( 论 文 ) 任 务 书 一、课题名称: 基于 FPGA 技术的数字存储示波器设计 二、主要技术指标: (1) 带宽:100MHz (2)垂直灵敏度:10mv5v/div (3) 水平灵敏度:2.5ns5s/div (4)输入阻抗:1M (5)存储深度:4KB (6)显示:LED (7)通道:单通道 等 三、工作内容和要求:本设计的数据采集采用
2、高速模数转换器ADl674(AD),直接用FPGA准确定时 控制ADC的采样速率,实现整个频段的全速采样。数据的存储采用双口RAM(UT62-256)存储采样量化后 的波形数据,同样用FPGA控制RAM的地址线。整个系统采用单通道的方式,信号进来首先经过前端的调 理电路把信号电压调整到AD的输入电压范围之内,这里调节电路主要是由信号衰减电路和信号放大电 路所组成。调节后的信号再送到AD变换电路里面完成信号的数字化。然后把AD转换后的数据送到FPGA 中,并把数据保存到FPGA中的FIFO中,FPGA中的电路主要包括有FIFO、触发系统、峰值检测、时基电 路等。 四、主要参考文献: 1杨刚、龙海
3、燕现代电子技术一 VHDL 与数字系统设计M北京:电子工业出版社2004 2侯伯亨、顾新VHDL 硬件描述语言与数字逻辑电路设计M西安:两安电子科技人学1999 3潘松下、国栋帅L 实用教程M成都:成都电子科技大学出版社2000 4潘松下、黄继业EDA 技术实用教程M北京:科学出版社2002 5王振红VHDL 数字电路设计与应用实践教程M北京机械工业出版社2003 学 生(签名) 2010年 5月 7日 指 导 教师(签名) 2010年 5月10日 教研室主任(签名) 2010年 5月10日 系 主 任(签名 ) 2010年 5月12日 毕业设计(论文)开题报告毕业设计(论文)开题报告 设计(论文题目)设计(论文题目) 基于 FPGA 技术的数字存储示波器设计 一、选题的背景和意义: 高速数字化采集技术和 FPGA 技术的发展已经对传统测试仪器产生了深刻