欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    EDA课程设计报告---串入并出移位寄存器

    • 资源ID:1432703       资源大小:147KB        全文页数:14页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    EDA课程设计报告---串入并出移位寄存器

    1、EDA 课程设计报告 设计课题:1、串入并出移位寄存器 2、 译码器 3、 数字钟 专业班级:电子信息工程 08-1 班 串入并出移位寄存器 一、设计任务与要求 1设计一个 4 位的串入并出移位寄存器; 2要求能分别输入两组 4 位数据,同时输出显示。 二、方案设计与论证 移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄 存器里存储的代码能在移位脉冲的作用下依次左移或右移。 因此, 移位寄存器不但可以用来 寄存代码,还可用来实现数据的串并转换、数字的运算以及数据处理等。 所谓的串入/并出移位寄存器, 即输入的数据是一个接着一个有序地进入, 输出时则 一起送出。两组数据

    2、伴随着时钟信号依次输入,输出时消除延时。 三、单元电路设计与参数计算 程序代码: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity sipo is port( d_in:in std_logic; clk:in std_logic; d_out:out std_logic_vector(3 downto 0); end sipo; architecture a of sipo is signal q:std_logic_

    3、vector(3 downto 0); begin p1:process(clk) begin if clkevent and clk=1then q(0)=d_in; for i in 1 to 3 loop q(i)=q(i-1); end loop; end if; end process p1; d_out=q; end a; 四、总原理图及元器件清单 1总原理图 1元件清单(或程序清单) 元件序号 型号 主要参数 数量 备注 拨码开关 2 发光二极管 4 五、安装与调试 输入的数据为“1010” 、 “0111”两组 4 位数据。因输入的数据是每次一位依序进 入,故输入、输出信号之间

    4、有 4 个 CLK 时间的延迟。为了过滤中间没用的数据,只读取 完整的存储数据,实用上可将取样脉冲的周期设定成 CLK 脉冲的四倍,也就是说,每经过 4 个 CLK 脉冲后 实验连线 输入信号 D-IN(代表一位的串行数据输入)和 CLK(代表抽样时钟信号) ,CLK 时 钟信号接适配器板子上的时钟信号,频率建议取在 1Hz 左右,D-IN 接拨码开关或按键; 输出信号有 D-OUT0D-OUT3(代表 4 位并行数据输出) ,接发光二极管。 六、性能测试与分析 七、结论与心得 当按顺序依次输入两组 4 尾数据时,输入端同时显示出两组数据。 通过对串入并出移位寄存器的设计,更加认识到了移位寄存器的原理与性 能,在调试的过程中,也锻炼了自己发现问题、解决问题的能力。 八、参考文献 1 EDA 技术综合应用实例与分析谭会生、翟遂春 著。 译码器 一、设计任务与要求 1设计一个简单的 38 译码器; 2握组合逻辑电路的静态测试方法; 3初步了解可编程器件设计的全过程。 二、方案设计与论证 3-8 译码器电路(138)


    注意事项

    本文(EDA课程设计报告---串入并出移位寄存器)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583