1、 微 机 原 理 与 接 口 技 术 课 程 设 计 报 告 设设 计计 题题 目:目: 电子音乐盒的设计 学学 院院 名名 称:称: 专专 业:业: 通信工程 班班 级:级: 组组 员:员: 指指 导导 教教 师师 : 2011 年年 1 月月 7 日星期日星期五五 电子音乐盒的设计电子音乐盒的设计 一一设计目的设计目的 1.掌握电子音乐盒的设计原理与设计方法 2.熟悉汇编的上机环境, 会利用轻松汇编和 proteus 7 设计一个程序和电路图 的链接 3.掌握 8253A 的使用方法,学会写 8253A 的方式控制字和计数器初值 二二 设计内容设计内容 设计一个电子音乐盒,其内部能装入两首
2、乐曲,并分别受两个按键控制, 1#控制第一首乐曲,2#控制第二首乐曲。按键没按下时,没乐曲播放,当按下 1#时,第一首乐曲播放,按下 2#时,第一首乐曲播放停止,第二首乐曲开始播 放,当再按下 1#时,第二首乐曲停止播放,如此循环下去。 三三 总体设计总体设计 1.系统的硬件设计框图如图一所示:系统的硬件设计框图如图一所示: 根据设计要求,初步设计思路如下: (1)定时器 2 工作在方式 3(方波发生器) ,可产生不同频率的方波,由此 方波控制扬声器就可得到频率不同的声波。 定时器 2 发出的方波频率可以控制声 音频率;调节定时器 2 的工作时间,则可以控制发声的音长。 (2)两个按键通过锁存
3、器 74LS244 来控制播放乐曲时时几号键按下的,当 乐曲输出电路 8253 方波信号发 生器 微 机 系 统 锁存器 74LS244 按键 1#按下时,锁存器地址为 7FH, 执行比较指令,若是则转入第一首乐曲播放子程 序处执行,播放第一首乐曲。当 2#按下时,锁存器地址为 0BFH,再执行比较指 令,若是则转入第二首乐曲播放子程序执行,此时播放第二首乐曲。 2.硬件设计硬件设计 1)乐曲输出电路如图 2 所示 图 2 乐曲输出电路 2)8253A 结构框图如图 3 所示 图 3 8253A 结构框图 8253 具有 3 个独立的计数通道,采用减 1 计数方式。在门控信号有效 时,每输入
4、1 个计数脉冲,通道作 1 次计数操作。当计数脉冲是已知周期 的时钟信号时,计数就成为定时。 一、8253 内部结构 8253 芯片有 24 条引脚,封装在双列直插式陶瓷管壳内。 1.数据总线缓冲器 数据总线缓冲器与系统总线连接,8 位双向,与 CPU 交换信息的通道。 这是 8253 与 CPU 之间的数据接口,它由 8 位双向三态缓冲存储器构成,是 CPU 与 8253 之间交换信息的必经之路。 2.读写控制 读写控制分别连接系统的 IOR#和 IOW#, 由 CPU 控制着访问 8253 的 内部通道。接收 CPU 送入的读写控制信号, 并完成对芯片内部各功能部 件的控制功能, 因此, 它实际上是 8253 芯片内部的控制器。A1A0:端口 选择信号,由 CPU 输入。8253 内部有 3 个独立的通道和一个控制字寄存器, 它们构成 8253 芯片的 4 个端口,CPU 可对 3 个通道进行读写操作 3 对控 制字寄存器进行写操作。 这 4 个端口地址由最低 2 位地