欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    电子技术课程设计--圆形波发生器

    • 资源ID:1427287       资源大小:1.01MB        全文页数:15页
    • 资源格式: DOCX        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    电子技术课程设计--圆形波发生器

    1、 电子技术课程设计电子技术课程设计 圆形波发生器圆形波发生器 学院: 机电学院 1 目录目录 一、课题名称3 二、课题摘要3 三、电路原理图3 四、工作原理分析3 五、电路仿真和结果分析5 1.仿真5 2.思考题6 六、元器件选择6 1.CD40246 2.ADG4088 3.LM324N9 七、电路的制作与实验测试11 八、心得体会12 九、参考资料13 2 电子技术课程设计电子技术课程设计 编号 B17 课题名称 圆形波发生器 难度 B 简要说明:简要说明: 该电路的uo1与uo2两个输出端可以分别输出正半周和负半周半圆形的波形, 将它们同时显示在双踪示波器上可以形成念珠串式的波形。 思考

    2、题:思考题: 1电阻 R2R7的阻值是根据什么确定的? 2怎样修改电路可以提高波形的精度? 3你能设计一个能显示一串小鱼形波形的电路吗? 参考文献:参考文献: 施良驹 集成电路应用集锦电子工业出版社,1988,6 何希才,白广存 最新集成电路应用 300 例科学技术文献出版社,1995 张长清,郑寿安CMOS 集成电路应用 800 例福建科学技术出版社,1997 余孟尝 数字电子技术基础简明教程 高等教育出版社,1999 R111k R224k R334k R440k R534k R624k R711k S2 S3 S1 S4 S6 S7 S5 S8 A B C Q1 Q2 Q3 Q4 Q5

    3、Q6 Q7 CP MR Clock 10kHz VDD VDD VEEVSS D VDD 10k R8 - + + +5V -5V N1 VDD R9 6.8k C1 3300pF VEE + + - +5V -5V N2 VDD VEE R10 10k W 20k R11 4.7k u o 1 u o 2 U1 CD4024 U2 CD4051 3 一、课题名称:圆形波发生器 二、课题摘要 该电路的uo1与uo2两个输出端可以分别输出正半周和负半周半圆形的波形, 将它们同时显示在双踪示波器上可以形成念珠串式的波形。 对此,我分析了该电 路的工作原理, 之后进行电路仿真并选择元器件, 然后制作

    4、电路并进行实际测试。 本次课程设计中,我自己动手动脑,并亲手设计、制作、组装与调试,培养了我 的设计思维,增加了动手操作的能力。 三、电路原理图 四、工作原理分析 输入信号为 10kHz 时钟脉冲,经 CD4024-7 位二进制串行计数器调节,转化 为三个高低电平信号,输入 CD4051,根据 3 位二进制地址线 A0、A1 和 A2 所确 定的地址, 将8路输入之一切换至公共输出。 该公共输出控制S1至S8与8连接。 当某一路接通时,由电阻的分压原理可的 D 处电压为 = ( + 8) ,其中 i 取 0 至 7,且0为 0. 9起保护电路作用。电容1利用其充放电的特性,电压上升电容充电,电

    5、压 R111k R224k R334k R440k R534k R624k R711k S2 S3 S1 S4 S6 S7 S5 S8 A B C Q1 Q2 Q3 Q4 Q5 Q6 Q7 CP MR Clock 10kHz VDD VDD VEEVSS D VDD 10k R8 - + + +5V -5V N1 VDD R9 6.8k C1 3300pF VEE + + - +5V -5V N2 VDD VEE R10 10k W 20k R11 4.7k u o 1 u o 2 U1 CD4024 U2 CD4051 4 下降电容放电,使波形变的平稳。 运放器1构成同向等比例电路。放大倍数为 1。 运放器2构成反向比例运算电路。 由“虚断”和“虚短”可得 10 , uu ,=0 10= (


    注意事项

    本文(电子技术课程设计--圆形波发生器)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583