欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字时钟课程设计--数字钟的设计

    • 资源ID:1421432       资源大小:283.50KB        全文页数:11页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数字时钟课程设计--数字钟的设计

    1、 信息科学与工程学院信息科学与工程学院 课程设计任务书课程设计任务书 题目: 数字钟的设计数字钟的设计 学 号: 姓 名: 专 业: 课 程: 计算机电路基础 指导教师: 职称: 完成时间: 2013 年 5 月-2013 年 6 月 2013 年 6 月 8 日 II 课程设计的任务和具体要求课程设计的任务和具体要求 用集成计数器 74LS160 或 74LS163 及适当的逻辑器件设计电子时钟, 设计 基本要求: 1.准确计时,用数码管显示时、分和秒; 2.小时以 24 小时计时。设计扩充要求:设计时间校正功能 1.能够进 行时间校准,可以对时,分单独校时; 2.设计“闹”钟功能。 指导教

    2、师签字: 日期: 指导教师评语指导教师评语 成绩: 指导教师签字: 日期: III 课程设计所需软件、硬件等计算机,课程设计所需软件、硬件等计算机,EWB 软件软件 课程设计进度计划课程设计进度计划 起至日期起至日期 工作内容工作内容 备注备注 2013 年 5 月 08 日 2013 年 5 月 10 日 2013 年 5 月 22 日 确定课题 整理资料,组建电路 检查细节,完成报告 参考文献、资料索引参考文献、资料索引 序号 文献、资料名称 编著者 出版单位 1 数字电路与逻辑设计 邹虹 中国邮电出社 2 数字电路逻辑设计 王毓银 高等教育出版社 3 数字电子技术基础 阎石 高等教育出版

    3、社 4 中国集成电路大全 中国集成电路大全编委会 5 中外集成电路简明速查手册 电子工程手册编委会 IV 目 录 1.设计内容及方案.错误错误! !未定未定 义书签。义书签。 2.实验原理及所用元件错误错误! !未定未定 义书签。义书签。 3.设计思路及电路.错误错误! !未定未定 义书签。义书签。 3.1 设计思路错误错误! !未定未定 义书签。义书签。 3.2 秒电路设计错误错误! !未定未定 义书签。义书签。 3.3 分钟电路设计.错误错误! !未定未定 义书签。义书签。 3.4 小时电路错误错误! !未定未定 义书签。义书签。 3.5 校准设计错误错误! !未定未定 义书签。义书签。

    4、3.6 闹钟设计错误错误! !未定未定 义书签。义书签。 4 心得体会.错误错误! !未定义未定义 书签。书签。 1 数字时钟的设计 1 设计内容及方案 1.1 设计目的 1、 熟悉集成电路的引脚安排; 2、 掌握个芯片的逻辑功能及使用方法; 3、 了解各个芯片的组成及工作原理; 4、 设计并制作一个数字钟; 5、 巩固所学知识,增强自身动手及应用能力。 1.2 设计要求 用集成计数器 74LS160 或 74LS163 及适当的逻辑器件设计电子时钟,设 计基本要求: 1、准确计时,用数码管显示时、分和秒; 2、小时以 24 小时计时。 设计扩充要求:设计时间校正功能 1、能够进行时间校准,可

    5、以对时,分单独校时; 2、设计“闹”钟功能。 2 实验原理及所用元件 数字时钟是由秒、分和时的个、十位构成,其中个位是十进制、十位是 六进制(小时的十位是二进制) 。用一个时钟控制多个计数器来计时。用到 TTL 型 MSI 同步计数器中的 74160 型(十进制 异步清零)和 74163 型(十 六进制 同步清零)计数器。还有时钟、显示屏、逻辑门、开关、高低电平等。 计数器介绍 2 3 设计思路及电路 3.1 设计思路 设计这个数字钟电路的各个单元电路:时、分、秒计数电路及控制校准 部分。 秒是六十进制,所以它们的个位用十进制的计数器,十位用十六进制的 计数器,然后再用逻辑门电路调整。分钟也是六十进制,都用十六进制的计 数器,然后调整。小时用两个十六进制的计数器,然后调整。用一个时钟控 制电路,并通过逻辑门电路实现进位。 电路图绘制注意事项: (1) 元器件布局合理、排列均匀、图面清晰、便于阅


    注意事项

    本文(数字时钟课程设计--数字钟的设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583