1、 数字电子技术实验报告数字电子技术实验报告 实 验 名 称 数字电子钟 专业 计算机科学与技术 班级 学号 姓名 完 成 时 间 2012.6.27 - 2 - 一、电路的设计目的一、电路的设计目的 数字电子钟是一种用数字电路技术实现时、分、秒计时的装 置,与机械式时钟相比具有更高的准确性和直观性,并且没有机 械装置,具有更长的使用寿命,因此,得到了广泛使用。数字钟 是一种典型数字电路,其中包括了组合逻辑电路和时序电路。目 前,数字钟的功能越来越强,并且有多种专门的大规模集成电路 可供选择。本设计采用 74LS160、译码器、和适当的门电路,可 实现对时、分、秒的信息采集。 通过软件,设计含时
2、、分、秒显示的数字时 钟。 二二、电路的、电路的组成原理组成原理 数字电子时钟主要分为数码显示器、进制、进 制计数器、振荡器这几部分。数字时钟要完成显示需要六个 数码管, 八段的数码管需要译码器才能显示, 然后要实现时、 分、秒的计时需要进制计数器和进制计数器,其中频率 可以调整,60 进制可能由 10 进制和 6 进制串联而成,而小时的 24 进制可以采用 74LS160 置数端触发实现频率震荡器可以由晶 体震荡器分频来提供, 也可以由 555 定时器来产生脉冲并分频为 1HZ,主题思路如下图所示: - 3 - 三三、各部分电路设计各部分电路设计 1.24 进制计数器 下面两图所示,小时计数
3、电路由 U1,U2 两部分组成。 当 U3 计数器为 2 时,U4 计数器为 3 时,两个 74LS160 再加 个 7412N,这样就构成了 24 进制计数器。 - 4 - 二四进制计数器 00 二四进制计数器 23 - 5 - 2. 60 计数器 下面两图所示, 分、 秒计数器主要由 U1、 U2 两部分组成, 。 当 U3 计数器为 5 时,U4 计数器为 9,两个 74LS160 再加个 74LS13,这样就构成了 60 进制计数器。 六十进制计数器 00 - 6 - 六十进制计数器 59 四四、整体电路图整体电路图 在这个整体电路图中,当数码管显示 00:01 时,显示灯 会亮。 U
4、7A 74LS86D U8B 74LS86D U9C 74LS86D U10D 74LS86D U12A 74LS21N U1 74LS147D A9 B7 C6 D14 3 13 4 1 5 2 2 12 1 11 8 5 7 4 6 3 9 10 VCC 5V VCC 5V VCC 5V VCC 5V VCC 5V VCC 5V U3 DCD_HEX U14A 74LS04D U15B 74LS04D U16C 74LS04D U17D 74LS04D U2 74LS160N QA14 QB13 QC12 QD11 RCO15 A 3 B 4 C 5 D 6 ENP 7 ENT 10 LO
5、AD 9 CLR 1 CLK 2 U4 DCD_HEX U5A 74LS86D U6B 74LS86D U11C 74LS86D U13D 74LS86D U18A 74LS21N U19 74LS147D A9 B7 C6 D14 3 13 4 1 5 2 2 12 1 11 8 5 7 4 6 3 9 10 U20 DCD_HEX U21A 74LS04D U22B 74LS04D U23C 74LS04D U24D 74LS04D U25 74LS160N QA14 QB13 QC12 QD11 RCO15 A 3 B 4 C 5 D 6 ENP 7 ENT 10 LOAD 9 CLR
6、1 CLK 2 U26 DCD_HEX U27A 74LS86D U28B 74LS86D U29C 74LS86D U30D 74LS86D U31A 74LS21N U32 74LS147D A9 B7 C6 D14 3 13 4 1 5 2 2 12 1 11 8 5 7 4 6 3 9 10 U33 DCD_HEX U34A 74LS04D U35B 74LS04D U36C 74LS04D U37D 74LS04D U38 74LS160N QA14 QB13 QC12 QD11 RCO15 A 3 B 4 C 5 D 6 ENP 7 ENT 10 LOAD 9 CLR 1 CLK 2 U39 DCD_HEX U40A 74LS86D U41B 74LS86D U42C 74LS86D U43D 74LS86D U44A 74LS21N U45 74LS147D A9 B7 C6 D14 3 13 4 1 5 2 2 12 1 11 8 5 7 4 6 3 9 10 U46 DCD_HEX U47A 74LS04D U48