欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    毕业设计--基于单片机PC程控脉冲信号发生器设计

    • 资源ID:1419085       资源大小:1,004.50KB        全文页数:38页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    毕业设计--基于单片机PC程控脉冲信号发生器设计

    1、 毕业设计毕业设计 (论文)(论文) 题 目: 基 于 单 片 机 PC 程 控 脉 冲 信 号 发 生 器 设 计 指导教师: 姓 名: 学 号: 专 业: 通信技术 班 级: 07通信 1班 起止日期: 2009 年 11 月 5 日 至 2010 年 04 月 30 日 教务处 制 毕 业 设 计 指 导 任 务 书 毕业设计题目毕业设计题目 基于单片机基于单片机 PC 程控脉冲信号发生器设计程控脉冲信号发生器设计 毕业设计的内容及要求:毕业设计的内容及要求: 设计的任务:设计一个可由 PC 程控的便携式脉冲信号发生器。 要求:利用可变脉冲来实现。 毕业设计进度计划:毕业设计进度计划:

    2、1、期限:自、期限:自 2009 年年 11 月月 5 日起至日起至 2010 年年 4 月月 30 日日 2、具体进度安排:、具体进度安排: 时时 间间 完完 成成 内内 容容 2009.11.5 至至 2009.11.30 查阅资料查阅资料 2009.12.1 至至 2010.12.31 弄懂弄懂 PC 程控脉冲信号发生器程控脉冲信号发生器的工作原理和工作过程并简要摸索出的工作原理和工作过程并简要摸索出它它的论证方案,的论证方案, 作出其方案图作出其方案图 2010.3.1 至至 2010.3.30 在经过详细研究下选择出在经过详细研究下选择出 PC 程控脉冲信号发生器的程控脉冲信号发生器

    3、的电路元件, 通过计算制作出电路元件, 通过计算制作出它的它的 电路图并实际操作安装和调试电路图并实际操作安装和调试 2010.4.1 至至 2010.4.30 完成毕业论文完成毕业论文 目目 录录 第一章第一章 绪论绪论 .1 第二章第二章 系统方案设计系统方案设计 .2 2.1 引言. 2 2.2 飞思卡尔各型号单片机简介. 3 2.2.1 8 位单片机. 3 2.2.2 16 位单片机. 3 2.2.3 32 位单片机. 3 2.3 带 USB 模块的单片机 MC9S12UF32 特点及应用 . 4 2.3.1 UF32 单片机引脚封装图 . 4 2.3.2 UF32 单片机内部资源结构

    4、图 . 4 2.4 系统设计方案论证. 6 2.4.1 系统指标分析. 6 2.4.2 总体方案简述与设计框图. 6 2.4.3 PC 端模块设计. 7 2.4.4 MCU 端 USB 和 PULSE 模块设计 . 8 第三章第三章 USB2.0USB2.0 通信接口设计通信接口设计.9 3.1 引言. 9 3.2 USB 接口设计必须具备的基础知识 . 9 3.2.1 USB 基本结构 . 9 3.2.2 USB 主机 . 10 3.2.3 USB 设备 . 10 3.3 USB 物理特性与接口设计方法 . 11 3.3.1 USB 接口 . 11 3.3.2 USB 信号 . 12 3.4

    5、 USB 通信协议 . 12 3.4.1 信息包格式. 13 3.5 事务处理基本类型及 USB 传输类型 . 13 3.5.1USB 设备列举 14 3.6UF32 的 USB2.0 模块的设计 14 第四第四章章 系统硬件实现系统硬件实现 .15 4.1 引言. 15 4.2 原理图设计及各模块要说明. 15 4.2.1 电源模块设计. 15 4.2.2 时钟模块设计. 15 4.2.3 复位模块设计. 16 4.2.4 USB 接口模块设计 . 16 4.2.5 状态显示模块设计. 17 4.2.6 输入输出模块设计. 17 4.2.7BDM 调试接口模块设计 18 4.3 PCB 设计及版图设计简要说明 . 18 4.3.1 版图设计说明. 18 4.3.2 Freescale 9S12UF32 /置高电平数据给 TC7 TimerOCNum(Num); /检查输出个数是否超出 else int_Flag0 = TimerOCLow(LowTime); /置低电平数据给 TC7 TimerOCGate(Gate); /检查输出使能 5.3 USB模块接收程序模块接收程序 5.3.1 UF32 内部模块方案选择内部模块方案选择 22 UF32的USB 2.0模块共有6个端点,其中1端点作为默认的零号控制端点使用。 使用4、5端点作为USB 的批量传输输入输出端


    注意事项

    本文(毕业设计--基于单片机PC程控脉冲信号发生器设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583