欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    基于Xilinx_FPGA高速串行接口的设计与实现毕业设计

    • 资源ID:1418694       资源大小:3.27MB        全文页数:46页
    • 资源格式: DOCX        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    基于Xilinx_FPGA高速串行接口的设计与实现毕业设计

    1、 - I - 基于基于 Xilinx FPGAXilinx FPGA 高速串行接口设计与实现高速串行接口设计与实现 摘 要 由于时钟抖动,扭曲,队列同步和串扰噪声和各种非理想因素,进一步完善面临巨 大的挑战并行传输率。 因此, 串行传输, 已成为高速数据传输系统在深亚微米主要选择。 在串行传输系统为了实现高速信号传输,并可节约电能和降低成本,数据更倾向于使用 低摆幅模式,LVDS 和 CML 是低电压,小的摆动,差分信号的串行传输方式,所以它 被广泛地应用于 PCI。快递网络物理层和高速度 SERDES 电路。但这个标准的 LVDS 传 输率只能达到 3Gbps,以实现独立设计以满足 5Gbp

    2、s 的要求及以上的高速 PCI。表达应 用,本文研究了伪标准的 LVDS 121(PLVDS)和 CML 的启动界面的设计研究。基于传 输信号的理论,非理想因素和传输线的行为的信号完整性分析;提出了考虑高速串行传 输系统的电路级和版图级设计;在 PLVDS 结束与 CML 收发器电路的设计,并提出了改 进方案。其中,无歪斜单端差挠度问题提高 plvds 收发电路,电路的性能与加速管的改 进;电平转换电路的信号快速切换到低水平的高水平,没有后续电路的调整,因此,延 时小;双共模反馈电流开关电路的共模电平的控制,另一个环控制输出摆幅,输出更稳 定; 微分预加重技术使驱动能力强、 降低码间干扰。 用

    3、于 CML 收发器的若干关键技术, 有源负反馈技术和有源电感技术不仅可以有效地扩大信号的带宽,而且可以提高电路, 电路的性能,降低了电路的功耗,减少了芯片的面积;均衡技术是有效减少传输线效应 符号间干扰所引起的信号失真,提高信号质量。同时也采用三级结构的樱桃。胡珀限幅 放大器电路,均衡电路进一步放大到比较器输出低摆幅信号可以识别的电压幅值。在本 文中,0.131cm CMOS 技术实现两个 PCI。表达物理层 PLVD 和 CML 高速串行数据传输 接口的基础上。仿真结果表明,两种接口电路的传输速率高达 5Gbps,完全符合 PCI Express 表示应用要求。 主题词:主题词:PLVDSP

    4、LVDS,CMLCML,预加重,均衡,有源负反馈,电压比较器,失效保护,预加重,均衡,有源负反馈,电压比较器,失效保护 - II - Design and implementation of high-speed serial interface based on Xilinx FPGA Abstract Due to clock jitter, skew, queue synchronization and crosstalk noise and various non-ideal factors, parallel transmission rate to further improve

    5、the face enormous challenges. So that the serial transmission has become a high-speed data transmission system in deep sub-micron main choice. In the serial transmission system in order to realize the high-speed signal transmission, and can save power and reduce the cost, the data tend to use low sw

    6、ing mode, LVDS and CML is the low voltage, small swing, differential signal serial transmission mode, so they are widely used in PCI.Express network physical layer and high speed SerDes circuit in. But this standard LVDS transmission rate can only reach 3Gbps, in order to achieve the independent design to meet the requirements of 5Gbps and above high speed PCI.Express application, this paper studies a pseudo standard LVDS 121 (PLVDS) and a CML interface to start the design research. Based o


    注意事项

    本文(基于Xilinx_FPGA高速串行接口的设计与实现毕业设计)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583