欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    通信系统中的扩频序列发生器的FPGA设计与仿真开题报告

    • 资源ID:1407851       资源大小:41KB        全文页数:4页
    • 资源格式: DOC        下载积分:50金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要50金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    通信系统中的扩频序列发生器的FPGA设计与仿真开题报告

    1、 毕业设计(论文)开题报告毕业设计(论文)开题报告 题题 目:目: 通信系统中的扩频序列 发生器的 FPGA 设计与仿真 学学 院院: 航空学院 专专 业:业: 信息工程 学生姓名:学生姓名: 指导教师:指导教师: 一、研究的现状及其意义 FPGA技术是上世纪90年代以来电子设计领域最具有活力和发展前途的一项 技术。它是在 PAL、GAL、EPLD 等可编程器件的基础上进一步发展的产物。它最 大的特点就是速度快、应用灵活,实现你想实现的任何数字电路,而且可以定制 各种电路,减少专用芯片对电路设计的束缚。目前,由于其高密度、低功耗、使 用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,F

    2、PGA 逐步成为 复杂数字硬件电路的理想选择,并且在通信、数据处理、网络、仪器、自动控制、 军事和航空航天等众多领域得到了广泛应用。 在移动通信、 卫星通信等现代通信环境下, 多径干扰是常见的且非常严重的, 通信系统必须具有很强的抗于扰的能力才能保证通信系统的顺畅。 扩频技术具有 抗多径干扰的能力,其利用扩频所用的伪随机码的相关特性来达到抗多径干扰, 甚至可以利用抗多径干扰能力来提高系统的性能。 二、研究目标、研究内容和拟解决的关键问题 主要的研究目标是对 m、Gold、正交 Gold 序列发生器用 Verilog HDL 或 VHDL 编程和仿真。 研究内容: 1、 Verilog 编程语言

    3、是硬件描述语言的一种,用于数字电子系统的设计。能 进行各种级别的逻辑设计和数字逻辑系统的仿真验证、时序分析、逻辑综 合。 2、 扩频技术的基本原理 3、 m 序列发生器的 FPGA 设计与仿真 4、 Gold 序列发生器的 FPGA 设计与仿真 5、 正交 Gold 序列发生器的 FPGA 设计与仿真 拟解决的关键问题: 1、 ModelSim 仿真软件的使用 2、 Verilog HDL 编程语言的编写 3、 m 序列的 FPGA 设计实现及其仿真结果的分析 4、 Gold 序列的 FPGA 设计实现及其仿真结果的分析 5、 正交 Gold 序列的 FPGA 设计实现及其仿真结果的分析 三、

    4、研究的基本思路和方法、技术路线、实验方案及可行性分析 研究的基本思路和方法: 1、根据课题要求查找相关资料,了解该课题国内外的应用和研究状况,以 及目前广泛用的技术; 2、确定课题的研究方向,从这一方向着手对课题进行研究; 3、明确课题的研究内容,涉及的研究原理,研究课题所必须掌握和熟悉的 知识点和相关技术问题,通过查阅相关书籍和资料以达到对课题的深入理解; 4、严格按照导师的进度安排完成内容,随时和导师保持联系对不懂得地方 进行询问并按照导师的意见进行改进。 5、查阅相关电子刊物,完成课题的研究要求的同时,尽量做到对课题进行 拓展和仿真设计。 技术路线、实验方案和可行性分析:采用 Model

    5、sim 仿真软件进行仿真, 并进行理论分析得出理论结果。对仿真结果进行进一步分析研究并与理论结 果相比较得出仿真的正确性,同时检测了代码的正确性。最终得出系统的实 际运用和发展前景。 四、研究计划及进度安排 第一阶段:开题阶段:根据毕业设计任务书的要求,熟悉、了解设计内容, 查阅资料,撰写开题报告; 第二阶段: 初步设计阶段: 掌握设计所需的理论知识; 掌握开发工具的使用; 初步完成方案设计; 第三阶段: 独立设计阶段: 初步完成毕业设计内容; 撰写出完整的论文初稿; 第四阶段:设计完成阶段:完成毕业论文的仿真工作;完成毕业论文的方案 设计工作;论文定稿;准备答辩。 五、参考文献 1 夏宇闻. Verilog 数字系统设计教程. 北京:北京航空航天大学出版社; 2 田耕、徐文波. 无线通信的 FPGA 设计. 北京:电子工业出版社; 3 张顺兴. 数字电路与系统设计. 南京:东南大学出版社 ; 4 查光明,熊贤祚.扩频通信M.西安:西安电子科技大学出版社,2002 . 指导教师意见: 指导教师签名: 年 月 日 工作小组审查意见: 工作小组组长签名: 年 月 日 注:可附页


    注意事项

    本文(通信系统中的扩频序列发生器的FPGA设计与仿真开题报告)为本站会员(课***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583