欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    DSP课程设计-CPU内部AD转换

    • 资源ID:1403176       资源大小:1.35MB        全文页数:11页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    DSP课程设计-CPU内部AD转换

    1、 DSP设计报告 题目题目CPU内部AD转换 学 院: 物理与信息工程学院 专 业: 测 控 2013年1月2日 2 目 录 一:设计目的3 二:实验设备3 三:实验原理.4 四:实验说明7 五:实验数据10 六:心得与体会11 3 A/DA/D 实验(实验(CPUCPU) 一:设计目的一:设计目的 1. 熟悉CPU内部AD转换的基本原理。 2. 掌握TMS320F2812的内部ADC功能模块的指标和常用方法。 二、实验设备二、实验设备 计算机,CCS3.3版本软件,DSP仿真器,E300实验箱,2812CPU板 (新的),信号线,示波器 4 三、实验原理与任务三、实验原理与任务 1、实验原理

    2、: TMS320F2812DSP自带16路12位单极性ADC转换器,并且内置双采 样保持器。快速转换时间运行在25MHz。16个通道可配置为两个独立 的8通道模块以便为事件管理器A和B服务 。两个独立的8通道模块可以 级联组成一个16通道模块。虽然有多个输入通道和两个序列器,但是 ADC模块只有一个转换器。 下图给出了F2812的ADC模块框图。 两个8通道模块具有一对系列转换和自动序列化的能力,通过模 拟多路复用器,每个模块都可以选择可用的8个通道中的任何一个通 道。在级联模式下,自动序列发生器可作为一个单一的16通道序列发 生器。在每个序列发生器上,一旦转换结束,已选择的通道值就保存 在各

    3、个通道的结果寄存器ADCRESULT中。 自动序列化允许系统对同一通道转换多次, 允许用户执行过采样 算法。这较传统的单一采样转换结果增加了更多的解决方案。 输入模拟电压的数字值为: 数字值4095(输入模拟电压值)/3 多触发源启动序列转换(SOC)包括: S/W:软件直接启动; EVA/B:事件管理器A/B(EVA/B内有多个事件源); S/W:外部引脚。 5 具体的原理和相关内容,请读者参阅相关的文档和书籍。 2、实验任务一: 通过信号发生器,产生方波和正玄波,由DSP自带AD将数据采集 到DSP内,经过CCS自带的graph功能,运行程序,观察测试结果。 3、程序框图 4、主要程序:

    4、#include “DSP281x_Device.h“ / DSP281x Headerfile Include File #include “DSP281x_Examples.h“ / DSP281x Examples Include File interrupt void adc_isr(void); Uint16 LoopCount; Uint16 ConversionCount; Uint16 input1256; Uint16 input2256; Uint16 Mixing256; void main(void) InitSysCtrl(); EALLOW; 6 SysCtrlRe

    5、gs.PLLCR.all=0x8; SysCtrlRegs.HISPCP.all = 0x3; EDIS; DINT; InitPieCtrl(); IER = 0x0000; IFR = 0x0000; InitPieVectTable(); EALLOW; PieVectTable.ADCINT = EDIS; InitAdc(); PieCtrlRegs.PIEIER1.bit.INTx6 = 1; IER |= M_INT1; EINT; ERTM; LoopCount = 0; ConversionCount = 0; AdcRegs.ADCTRL1.bit.SEQ_CASC = 1; AdcRegs.ADCMAXCONV.all = 0x0001; AdcRegs.ADCCHSELSEQ1.bit.CONV00 = 0x0; AdcRegs.ADCCHSELSEQ1.bit.CONV01 = 0x2; AdcRegs.ADCTRL2.bit.EVA_SOC_SEQ1 = 1; AdcRegs.ADCTRL2.bit.INT_ENA_SEQ1 = 1; EvaRegs.T1CMPR = 0x0380; EvaRegs.T1PR = 0x07FF; EvaRegs.GPTCONA.bit.T1TOADC = 1; EvaRegs.T1CON.all = 0x1042;


    注意事项

    本文(DSP课程设计-CPU内部AD转换)为本站会员(毕***)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583