1、课程论文首页课程论文首页 院、 系 (部) 专业 电子信息工程 班级 学号 姓名 任课教师 课程名称 课程设计(单片机系统设计) 论文题目 单片机电子时钟 成绩 评 语 签字: 年 月 日 复 核 人 意 见 签字: 年 月 日 (单片机系统设计)课程设计 -单片机电子时钟 中文摘要中文摘要:本课程设计是利用 89C52 单片机最小系统,综合应用单片机定时器、 中断、液晶显示、蜂鸣报警、独立式键盘输入等知识,设计电子时钟。采用延时 程序产生一定的时间中断,用于一秒的定义,通过计数方式进行满六十秒分钟进 一,满六十分小时进一,满二十四小时小时清零。在完成计时的基本要求之后对 电子时钟的功能进行拓
2、展,设计闹铃电路。闹铃电路是根据计时系统的输出状态 产生一脉冲信号, 然后去触发蜂鸣器实现闹钟功能。 显示部分利用 LCD1602 显示, 加上按键的人机交换可以随时对时间进行调整。电源电路部分,使用开发板或者 试验箱上的 5V 电源进行供电。 关键词关键词:单片机 电子时钟 延时 一、整体设计一、整体设计 1、图 1 是电子时钟整体设计框图。由电源、按键、蜂鸣器、液晶显示组成。 图 1 电子时钟总体方框图 2、整机工作原理 电子钟的工作主要框图如图 1 所示:电子钟电路的核心 AT89S52 单片机, 其内部有 8KB 的 ROM,无须外扩程序储存器。当从键盘电路获得按键信息, 经过软件协调
3、驱动硬件电路工作, 由单片机生成相应操作代码并再通过限流传送 给显示电路,从而显示出从键盘处获得的信息。在整个过程中,由时钟电路提供 单片机保持稳定工作的工作时钟;复位电路利用按键复位功能,其中按键是从键 盘电路得到的。 整点报时电路是根据计时系统的输出状态产生一脉冲信号,然 后去触发蜂鸣器实现报时。 另系统配备LCD显示, STC89C52的P0口和P1.0P1.2 电源 按键 蜂鸣器 LED 液晶 最 小 单 片 机 系 统 口作为 LCD 的输入口。 二、二、硬件电路设计硬件电路设计 2. 1 89S52 单片机最小系统 AT89C52单片机作为电子时钟的最小系统与电源按键DS1302时
4、钟芯片等完 成设计功能是设计的核心部分其组成如图 2.1 所示: VCC:电源。 GND:接地。 P0 口:P0 口为一个 8 位漏级开路双向 I/O 口,每脚可吸收 8TTL 门电流。 当 P1 口的管脚第一次写 1 时,被定义为高阻输入。P0 能够用于外部程 序数据 存储器,它可以被定义为数据/地址的第八位。在 FIASH 编程时,P0 口作为原 码输入口,当 FIASH 进行校验时,P0 输出原码,此时 P0 外部必须被拉高。 P1 口:P1 口是一个内部提供上拉电阻的 8 位双向 I/O 口,P1 口缓冲器能接 收输 出 4TTL 门电流。P1 口管脚写入 1 后,被内部上拉为高,可用
5、作 输入,P1 口被 外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在 FLASH 编程 和校验时,P1 口作为第八位地址接收。 P2 口:P2 口为一个内部上拉电阻的 8 位双向 I/O 口,P2 口缓冲器可接收, 输出 4 个 TTL 门电流,当 P2 口被写“1”时,其管脚被内部上拉电阻 拉高,且 作为输入。并因此作为输入时,P2 口的管脚被外部拉低,将输出电流。这是由 于内部上拉的缘故。P2 口当用于外部程序存储器或 16 位地址外部数据存 储器 进行存取时,P2 口输出地址的高八位。在给出地址“1”时,它利用内部上拉优 势,当对外部八位地址数据存储器进行读写时,P2 口输出
6、其特殊功能寄存器 的 内容。P2 口在 FLASH 编程和校验时接收高八位地址信号和控制信号。 P3 口: P3 口管脚是 8 个带内部上拉电阻的双向 I/O 口, 可接收输出 4 个 TTL 门电流。当 P3 口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输 入,由于外部下拉为低电平,P3 口将输出电流(ILL)这是由于上拉的缘故。 P3 口也可作为 AT89C51 的一些特殊功能口,如下表所示: 口管脚 备选功能 P3.0 RXD(串行输入口) P3.1 TXD(串行输出口) P3.2 /INT0(外部中断 0) P3.3 /INT1(外部中断 1) P3.4 T0(记时器 0 外部输入) P3.5 T1(记时器 1 外部输入) P3.6 /WR(外部数据存储器写选通) P3.7 /RD(外部数据存储器读选通) P3 口同时为闪烁编程和编程校验接收一些控制信号。 RST:复位输入。当振荡器复位器件时,要保持 RST 脚两个机器周期的高 电平时间。 ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址