欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字电路课程设计及仿真(秒表)

    • 资源ID:1398518       资源大小:605KB        全文页数:12页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数字电路课程设计及仿真(秒表)

    1、电子线路 CAD 课程设计报告 0 电子电路电子电路 CAD 课程设计报告课程设计报告 学院学院: 电力学院电力学院 专业专业: 电子科学与技术电子科学与技术 学期:学期: 2014-2015 第一学期第一学期 电子电路 CAD 课程设计报告 1 目目 录录 第一章 设计概述 2 1.1 课题说明.2 1.2 设计内容.2 1.3 设计要求.2 1.4 总体设计思路.2 第二章 单元电路的设计3 2.1 分频进位功能的实现.3 2.2 分频电路 .4 2.3 计数电路.4 2.4 计数清零功能的实现.4 2.5 开关驱动电路.5 第三章 原理图绘制 6 第四章 仿真图 总 结10 参考文献 1

    2、0 电子电路 CAD 课程设计报告 2 1. 1. 实验设计指标及要求:实验设计指标及要求: 1.1 课题说明:课题说明: 在体育比赛、时间准确测量等场合通常要求计时精度到 1%秒(即 10 ms)甚至更 高的计时装置,数字秒表是一种精确的计时仪表,可以担当此任。本课题的设计任务设计一 个以数字方式显示的计时器,即数字秒表。 1.2 设计内容:设计内容: a) 数字秒表需求分析,信号及属性定义; b) 电路原理设计、分析、参数计算,画出电路原理图; c) 电路安装与实验测试。 1.3 设计要求:设计要求: d) 量程 99.99 S,计时精度 1%秒,计时结果动态显示,十进制格式; e) 设置

    3、启动、清除信号,清除信号使输出结果,使电路复位到初始状态; f) 设置暂停、停止信号,暂停、停止时均保持当前结果,直到清除信号有效时止; 1.4 总体设计思路:总体设计思路: 数字秒表由 4 个部分组成:精确的时钟源、十进制计数器、译码器、七段码或液晶 显示电路。 时钟源产生符合精度要求的基准时钟, 本设计中取 10 毫秒即可。 十进制计数器需要 4 个,分别对应 4 个十进制位,输出为 BCD 码。若采用七段码显示器则译码器完成 BCD 到 七段码的译码,由 4 位显示电路动态显示结果。 综上所述,数字秒表应具有以下结构(如图 1 所示) : 四 无 图 1 基准时钟电路 输入控制逻辑 高位

    4、计数器 低位计数器 译 码 驱 动 电 路 显 示 电 路 电子电路 CAD 课程设计报告 3 2.单元电路设计:单元电路设计: 2.1 分频、进位功能的实现:分频、进位功能的实现: 数字秒表由四部分组成: 精确的时钟源, 十进制计数器, 译码器, 七段码显示电路。 本实验设计时钟脉冲源采用电路板上的1000HZ 脉冲, 74ls90 芯片具有 2-5-10 进制功能, 由 5 片 74ls90 芯片构成分频、计数电路,第一片 74ls90 芯片将直接输入的 1000HZ 脉冲源分成 100HZ,后四片 74ls90 芯片再逐次进行 10H、1HZ、0.1HZ 的分频工作,与 此同时后 4 片

    5、 74ls90 芯片组成十进制计数器与四个终端显示由七段译码显示器连接以 显示电路输出结果。 74ls90 功能表:功能表: 图 2 74ls90 管脚图 表 1 74ls90 BCD 十进制计数时序 CPa Q3 Q2 Q1 Q0 0 1 2 3 4 5 6 7 8 9 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 电子电路 CAD 课程设计报告 4 1K H Z 74LS 90 6 7 2 3 1 4 1 1 2 9 8 1 1 R 9 1 R 9 2 R 0 1 R 0 2 C K A C K B Q A Q B Q C Q D U 6A 74LS 08 1 2 3 2.2 分频电路如图分频电路如图 3: 图 3 2.3 计数电路:计数电路: 此电路需要 4 个十进制计数器,4 个计数器由低位到高位连接起来,每一级的输入 脉冲是前一级的十分之一,输出则需要正确连接七段码显示电路,其电路如图 4。 电子电路 CAD


    注意事项

    本文(数字电路课程设计及仿真(秒表))为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583