1、目目 录录 第一章 设计任务及要求 . 1 1.1 设计任务. 1 1.2 设计要求. 1 1.2.1 整体功能要求 1 1.2.1 测试要求 1 第二章 设计思路 . 错误错误! !未定义书签。未定义书签。 2.1 数字频率计介绍. 错误错误!未定义书签。未定义书签。 2.2 设计原理. 错误错误!未定义书签。未定义书签。 2.2.1 频率测量的基本原理 错误错误! !未定义书签。未定义书签。 2.2.2 整体方框图及原理 错误错误! !未定义书签。未定义书签。 第三章 模块介绍 . 4 3.1 闸门产生模块. 4 3.1.1 闸门模块介绍 4 3.1.2 闸门模块 verilog 语言程序
2、描述及仿真 4 3.2 计数模块. 5 3.2.1 计数模块介绍 5 3.2.2 计数模块模块 verilog 语言程序描述及仿真 5 3.3 锁存器模块. 6 3.3.1 锁存器模块介绍 6 3.3.2 锁存器模块 verilog 语言程序描述及仿真 6 3.4 译码器模块. 7 3.4.1 译码器模块介绍 7 3.4.2 闸门模块 verilog 语言程序描述及仿真 7 3.5 扫描显示模块. 8 3.5.1 扫描显示模块介绍 8 3.5.2 扫描显示模块 verilog 语言程序描述及仿真 9 第四章 数字频率计的实现 10 4.1 数字频率计的 verilog语言程序描述及仿真 . 1
3、0 4.2 数字频率计的 FPGA 芯片实现 14 第五章 心得体会 15 1 第一章第一章 设计任务及要求设计任务及要求 1 1.1.1 设计任务设计任务 采用测频法设计一个数字显示的数字频率计,被测试的频率可由基准频率分频得到。其中应利用硬件 描述语言 V erilog、EDA 软件 Quartus和硬件平台 Cyclone/CycloneFPGA 进行电路系统的设计。 1 1.2.2 设计要求设计要求 1 1.2.2.1.1 整体设计要求整体设计要求 (1)要求独立完成设计任务。 (2)课程设计说明书封面格式要求见天津城市建设学院课程设计教学工作规范附表 1 (3)课程设计的说明书要求简
4、洁、通顺,计算正确,图纸表达内容完整、清楚、规范。 (4)测试要求:根据题目的特点,采用相应的时序仿真或者在实验系统上观察结果。 (5)课设说明书要求: 1) 说明题目的设计原理和思路、采用方法及设计流程。 2) 系统框图、VHDL 语言设计清单或原理图。 3) 对各子模块的功能以及各子模块之间的关系作较详细的描述。 4) 详细说明调试方法和调试过程。 5) 说明测试结果:仿真时序图和结果显示图。并对其进行说明和分析。 1.2.21.2.2 测试要求测试要求 (1)可预置闸门时间/0.1/1s/10s。 (2)频率在数码管上显示。 (3)测量范围 1Hz-999999Hz。 2 第第二二章章
5、设计思路设计思路 2 2.1.1 数字频率计的介绍数字频率计的介绍 数字频率计是直接用十进制数字来显示被测信号频率的一种测量装置。本设计用硬件描述语言 Verilog 描述程序,在实验箱上实现数字频率计测频系统,要求能够在数码管上显示被测信号的频率。采 用 Verilog 编程设计实现的数字频率计,除被测信号 bclk、时钟信号 clk、键输入复位信号 reset 和数码 管显示部分以外,其余全部在一片 FPGA 芯片上实现,整个系统最突出的优点就是系统非常精简,而且可 以根据设计要求灵活更改程序,重新编译与下载,实现新的功能,设计灵活多变。 2.22.2 设计原理设计原理 2 2.2.1.2
6、.1 频率测量的基本原理频率测量的基本原理 频率测量的基本原理: 计算每秒钟内待测信号的脉冲个数, 可根据这一定义采用如图 2-1 所示的算法。 图 2-1 频率算法示意图 用时钟信号 clk 产生脉冲宽度为 1s 的闸门信号 cl,而且可以通过修改 verilog 程序来改变闸门信号 的脉冲宽度和占空比。让被测信号送入闸门电路,当 1s 闸门脉冲到来时闸门导通,被测信号通过闸门并 到达后面的计数模块(计数模块作用是计算被测输入信号 1s 钟内脉冲的个数) ,当 1s 闸门结束时,闸门 再次关闭,此时计数器记录的周期个数为 1s 内被测信号的周期个数,即为被测信号的频率。 2 2.2.2. .2 2 数字测频计数字测频计整体方框图整体方框图 测频计的整体方框图如图 2-2 所示。 3 图 2-2 测频计设计总体框图 其中若要要计算每秒钟内待测信号的脉冲个数,则要求: 1)电路产生一个 1 秒的时间闸门信号 cl,在这 1 秒钟内启动计数器对被测信号 bclk 进行计数; 2)1 秒结束时将计数器所计的脉冲个数的状态值送入锁存器 REG24B 锁存