1、 单片机原理及应用课程设计报告单片机原理及应用课程设计报告 数码管动态显示滚动示数码管动态显示滚动示 单个数字设计单个数字设计 专专 业:业: 电子与信息工程电子与信息工程 班班 级:级: 姓姓 名:名: 学学 号:号: 1.课程设计目的课程设计目的 1.1 巩固和加深对单片机原理和接口技术知识的理解; 1.2 培养根据课题需要选学参考书籍、查阅手册和文献资料的能力; 1.3 学会方案论证的比较方法,拓宽知识,初步掌握工程设计的基本方法; 1.4 掌握常用仪器、仪表的正确使用方法,学会软、硬件的设计和调试方法; 1.5 能按课程设计的要求编写课程设计报告,能正确反映设计和实验成果,能用 计算机
2、绘制电路图和流程图。 2.课程设计要求课程设计要求 2.1 单片机控制 8 只数码管,滚动显示单个数字。 3. 硬件设计硬件设计 3.1 设计思想 应题目要求需要用单片机控制。我选用 89c52P0 口设定数据,控制 数码管的段选和位选。但 P0 口不能同时段选和位选,因此要用到 74HC573 数 据锁存器来所存数据。另外 P0 口对数码管的直接驱动能力不强,因此要在 P0 口接上一个排阻,用以增大驱动电流。 3.2 主要元器件介绍 一:单片机一:单片机 89C5289C52 89c52 单片机个引脚的原理与功能 VCC:供电电压 GND:接地 P0 口:口为一个位漏极开路双向口,没脚可吸收
3、门电路, 当口的电路第一次写时,被定义为高阻输入。P0 能够用于外部数据存储 器, 它被定义数据/地址的第八位在 flash 编程时, P0 口作为原码输入口, 当 flash 进行校验时,P0 口输出原码,此时 P0 口外部必须拉高。 P1 口:P1 口是一个内部提供上拉电阻的 8 位双向 I/O 口,P1 口缓冲器能接收 输出 4TTL 门电流。P1 口管脚写入 1 后,被内部上拉为高,可用作输入,P1 口 被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故,在 flash 在编 程和校验时,P1 口作为第八位地址接收。 P2 口: P2 口为一个内不上拉的 8 双向I/O 口, P
4、2 缓冲器可接收, 输出 4 个 TTL 门电流,当 P2 口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此 作为输入时,P2 口管脚被外部拉低,将输出电流。这是由于内部上啦的缘故。 P2 口当用于外部程序存储或 16 位地址外部数据存储器进行存取时,P2 口输出 地址的高八位。在给出地址“1”时,它利用内部上拉优势,当外部八位地址数据 存储器进行读写时,P2 口输出其特殊功能寄存器的内容。P2 口在 flash 编程和 校验时接收高八位地址信号和控制信号。 P3 口:P3 口管脚是 8 个带内部上拉电阻的双向 I/O 口,可接受输出 4 个 TTL 门电流。当 P3 口写入“1”
5、后,它们被内部上拉为高电平,并用作输入。作为输入, 由于外部下拉为低电平,P3 口将输出电流(ILL)这是由于上拉的缘故。P3 口 作为 AT89c52 的一些特殊功能口, 管脚 备选功能 P3.0 RXD(串行输入口) P3.1 TXD(串行输出口) P3.2 /INT0(外部中断 0) P3.3 /INT1(外部中断 1) P3.4 T0(计时器 0 外部输入) P3.5 T1(计时器 1 外部输入) P3.6 /WR(外部数据存储器写通道) P3.7 /RD(外部数据存储器读通道) REST:复位输入。当振荡器复位器件时,要保持 REST 脚两个机器周期的高电 平时间。 ALE/PROG
6、:当访问外部存储器时,地址锁存允许的输出电平哟公寓锁存地址的 低位字节。在 flash 编程期间,此引脚用于输入编程脉冲。在平时,ALE 断以不 变的频率周期输出正脉冲信号, 此频率为震荡频率的 1/6.因此他可以用作外部输 出的脉冲或用于定时目的。然而要注意的是:没到那个用作外部数据存储器时, 将跳过一个 ALE 脉冲。如果想禁制 ALE 的输出可在 SFR8EH 地址上置 0.此时, ALE 只有执行 MOVX, MOVC 指令是 ALE 才起作用, 另外, 该引脚被略微拉高。 如果微处理器在外部执行状态 ALE 禁止,置位无效。 /PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器 周期两次/PSEN 有效,但在访问外部数据存储器时,这两次有效的/PSEN 信号 将不出现。 /EA/VPP;当/EA 保持低电平时,则在此期间外部程序存储器(0000H-FFFFH) , 不管是否有内部程序存储器。注意加