欢迎来到毕设资料网! | 帮助中心 毕设资料交流与分享平台
毕设资料网
全部分类
  • 毕业设计>
  • 毕业论文>
  • 外文翻译>
  • 课程设计>
  • 实习报告>
  • 相关资料>
  • ImageVerifierCode 换一换
    首页 毕设资料网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数电课程设计---数字钟设计

    • 资源ID:1394648       资源大小:1.31MB        全文页数:9页
    • 资源格式: DOC        下载积分:100金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: QQ登录
    下载资源需要100金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。

    数电课程设计---数字钟设计

    1、数电课程设计数电课程设计-数字钟设计数字钟设计 摘要摘要 数字钟原理是由晶体管振荡器电路产生多谐震荡,经过分频器分频后输出稳定的秒脉冲, 作为时间基准。秒计数器满 60 向分计数器进位,分计数器满 60 向小时计数器进位,小时计数器以 24 为一个周期,并实现了小时高位具有零熄灭的功能。计数器的输出经译码器送到显示器,可在相 应位置正确显示时、分、秒。计时出现误差或者调整时间时可以用校时电路进行时、分的调整,并 实现整点报时功能。数字钟是采用数字电路实现时、分、秒数字显示的计时装置。由于数字集成电 路的发展和石英晶体振荡器的使用,使得数字钟的精度、稳定性远远超过了机械钟表 关键词关键词 数字时

    2、钟、分频器、译码器、校时电路、整点报时 一一. .设计目的设计目的 1) 掌握数字钟的设计原理 2) 熟悉集成电路的引脚安排,及掌握各芯片的逻辑功能及使用方法。 3) 了解数字钟的组成及工作原理。 4) 掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法。 5) 进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力。 6) 提高电路布局布线及检查和排除故障的能力。 二二设计要求设计要求 1.基本要求如下: 1) 时钟显示功能,能够十进制显示“时” 、 “分” 、 “秒” 。 2) 小时高位具有零熄灭功能。 3) 具有整点报时功能。 4) 具有快速校准时间的功能

    3、。 2. 提高要求 1) 校时时相应位闪烁。 2) 能够设置多个起闹点。 3.设计指标 3) 画出电路原理图(或仿真电路图); 4) 元器件及参数选择; 5) 电路仿真与调试; 6) PCB 文件生成与打印输出. 4.制作要求 自行装配和调试,并能发现问题和解决问题. 1) 计时准确度,每天计时误差不超过 1s。 2) 实现 24 小时计时功能。 3) 蜂鸣器在 59 分 50 秒开始报时,并持续响 10 秒 4) 快速校准时间的功能。 三三设计设计原理原理 1.1 总体框图设计 1.1.总体原理说明总体原理说明 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可

    4、能与标 准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的 1HZ 时间信号必须做到准确 稳定.通常使用石英晶体振荡器电路构成数字钟.上图所示为数字钟的一般构成框图. 数字电子钟的逻辑框图如图所示。它由频率为 32.768khz 的晶体振荡器构成的振荡电路、分频 器、计数器、显示器和校时电路组成。晶体振荡器构成的振荡电路产生的信号经过分频器作为秒脉 冲,秒脉冲送入计数器,计数结果通过“时” 、 “分” 、 “秒”译码器显示时间。 2.2.各个部分电路原理各个部分电路原理 晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的 32768z 的方波信号,可保证数字钟的走 时

    5、准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。 分频器电路 分频器电路将 32768z 的高频方波信号经 32768()次分频后得到 1Hz 的方波信号供秒计 数器进行计数。分频器实际上也就是计数器。 时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路 构成,其中秒个位和秒十位计数器、分个位和分十位计数器为 60 进制计数器,而根据设计要求, 时个位和时十位计数器为 12 进制计数器。 译码驱动电路 译码驱动电路将计数器输出的 8421BCD 码转换为数码管需要的逻辑状态,并且为保证数码管正 常工作提供足够的工作电流

    6、。 数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为 LED 数码管。 四四功能模块设计功能模块设计 1 1. .校时模块校时模块 1) 方案一: 采用开关实现校时功能。 如上图所示,通过开关的闭、合产生的高低电平,给计数器一个上升沿,调整时间的 显示,实现校时的功能。 2) 方案二: 下一级的进位信号不直接加到上一级的脉冲输入端,而是通过一个三态门来控制其是 否接入到上一级的脉冲输入端。校时信号也是通过一个三态门然后再接到计数器的脉冲 输入端。然后通过译码器构成的数据选择器选择对哪一个进行校时。这样可以避免将两 线直接接到计数器脉冲输入端对下一级的产生强行置数的现象。 3) 方案论证 方案一结构简单,节约成本。但是只能从低位向高位逐步调整,以避免低位调整对 高位的影响,灵活性差。方案二结构复杂,成本高。但是可以方便地对任意位校准时 间,灵活性高。 考虑到实际生活中,时钟一旦调整之后就很少会再次调整,为了降低成本,降低电 路复杂度,采用方案一。 2.2.计时模块


    注意事项

    本文(数电课程设计---数字钟设计)为本站会员(毕****文)主动上传,毕设资料网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请联系网站客服QQ:540560583,我们立即给予删除!




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们
    本站所有资料均属于原创者所有,仅提供参考和学习交流之用,请勿用做其他用途,转载必究!如有侵犯您的权利请联系本站,一经查实我们会立即删除相关内容!
    copyright@ 2008-2025 毕设资料网所有
    联系QQ:540560583