1、 1 目目 录录 一、 芯片简介 . 2 1) 、8098 结构框图 2 2) 8098 的信号引脚 2 3)8255 芯片 . 3 4)74LS373 锁存器 3 5)74LS138 译码器 4 6)27128EPROM 存储器 . 4 二、 交通灯系统硬件设计 . 4 1) 交通方案介绍. 4 (1)交通概图 . 4 (2) 流程图. 5 2) 硬件接线 5 3) 程序设计 6 三、 心得体会 . 8 四、 参考文献 . 8 2 一、一、芯片简介芯片简介 1)、8098 结构框图 8098 单片机的内部结构框图见图,它主要由寄存器算术逻辑单元 RALU、232B寄存列 以及一些外围子系统构
2、成。外围子系统主要包括以下部分:高速输入/输出 口(HIS/HSO)、带有采样保持电路的 A/D 转换器、脉宽调制输出器(PWM)、定时 器、监视定时器、中断控制、I/O 口(串行口和 5 个并行口)及时钟脉冲发生器等功能部件。 2)8098 的信号引脚的信号引脚 8098 单片机有 48 脚。 1、输入/输出口 图 MCS-96 的结构图 3 8098 有 5 个 8 位并行 I/O 口: P0 口:只用于输入。也可用作 8 路 A/D 转换器模拟量信号的输入口线 ACH0ACH7。 P1 口:准双向口。 P2 口:多功能双向口。 P3 口、P4 口:在访问外部存储器时用作系统的地址/数据总
3、线。 2、输入/输出控制、状态寄存器 8098 中有 2 个 I/O 控制寄存器 IOC0、IOCl,以及 2 个状态寄存器 IOS0、IOS1。 I/O 控制器 0(IOC0) I/O 控制器 1(IOC1) I/O 状态寄存器 0(IOS0) I/O 状态寄存器 1(IOS1) 3)8255 芯片 8255 可编程并行接口芯片有三个输入输出端口, 即 A 口、 B 口和 C 口, 对应于引脚 PA7PA0、 PB7PB0 和 PC7PC0。其内部还有一个控制寄存器,即控制口。通常 A 口、B 口作为 输入输出的数据端口。C 口作为控制或状态信息的端口,它在方式字的控制下,可以分 成 4 位
4、的端口,每个端口包含一个 4 位锁存器。它们分别与端口 A配合使用,可以 用作控制信号输出或作为状态信号输入。 8255 可编程并行接口芯片方式控制字格式说明: 8255 有两种控制命令字;一个是方式选择控制字;另一个是 C 口按位置位复位控制字。 D7:设定工作方式标志,1 有效。 D6、D5:A 口方式选择 0 0 方式 0 0 1 方式 1 1 方式 2 D4:A 口功能 (1=输入,0=输出) D3:C 口高 4 位功能 (1=输入,0=输出) D2:B 口方式选择 (0=方式 0,1=方式 1) D1:B 口功能 (1=输入,0=输出) D0:C 口低 4 位功能 (1=输入,0=输
5、出) 8255 可编程并行接口芯片工作方式说明: 方式方式 0 0:基本输入输出方式。适用于三个端口中的任何一个。每一个端口都可以用作输入 或输出。输出可被锁存,输入不能锁存。 方式方式 1 1:选通输入输出方式。这时 A 口或 B 口的 8 位外设线用作输入或输出,C 口的 4 条 线中三条用作数据传输的联络信号和中断请求信号。 方式方式 2 2 :双向总线方式。只有 A 口具备双向总线方式,8 位外设线用作输入或输出,此时 C 口的 5 条线用作通讯联络信号和中断请求信号。 4)74LS373 锁存器 74LS373 是一种带三态门的 8D 锁存器,其管脚示意图如下示: 其中:1D-8D
6、为 8 个输入端。 D7 D6 D5 D4 D3 D2 D1 D0 4 1Q-8Q 为 8 个输出端。 LE 为数据打入端:当 LE 为“1”时,锁存器输出 状态同输入状态;当 LE 由“1”变“0”时,数据 打入锁存器 O OE 为输出允许端:当 OE=0 时,三态门打开; 当 OE=1 时,三态门关闭,输出高阻。 5)74LS138 译码器 6)27128EPROM 存储器 27128EPROM 芯片是容量为 16K*8 的 EPROM 芯片,紫外线擦除,电编程,才用双直 插式封装, 有 28 只引脚。 其中地址线 14 根, 才用+5V 电源, 编程电压为+21V。 标准的 27128 读取时间为 250ns,最大工作电流 150mA。此设计选用 27128 为了更安全的运行。 二、二、交通灯系统硬件设计交通灯系统硬件设计 1)交通方案介绍 (1)交通概图 5 东西、南北两干道交于一个十字路口,各干道有一组红(1、4)、绿(2、5) 、黄(3、6) 三色的指示灯,指挥车辆和行人安全通行。红灯亮禁止通行,绿灯亮允许通行。黄灯亮提示 人们注